电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA860M000BG

产品描述LVPECL Output Clock Oscillator, 860MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA860M000BG概述

LVPECL Output Clock Oscillator, 860MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA860M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率860 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【Perf-V评测】+FPGA流水灯
上次本想从流水灯来入手,怎奈编译了半天就是无法生成目标文件*.bit。 再次努力下,终于把它解决了,其主要问题就是设置时出现了偏差,它所生成的bit文件跑到其它的目录,这样一来来常规的路 ......
jinglixixi FPGA/CPLD
关于串口的两个问题
1.VB中有两个API函数SetCommBreak(),ClearCommBreak(),他们分别对串口电平产生什么影响? 2.最近学习的单片机SCI模块具有串口唤醒功能,实际工程中,此功能一般在什么情况使用?操作步骤是什 ......
thelastzen 单片机
寻求3SD12的datasheet
紧急寻求光耦3SD12的资料,找了好多地都没找到,邮箱:xinhaibin3@163.com,万分感谢...
xhb_123 模拟电子
单位增益带宽测试
本帖最后由 paulhyde 于 2014-9-15 09:13 编辑 大家有没有做过运放的单位增益带宽的测试?交流一下子···· ...
电子竞赛 电子竞赛
晕,中国探月网咋就不能打开了呢?
晕,中国探月网咋就不能打开了呢? 以前放在收藏夹中的 http://www.clep.org.cn/ 不会就是不存在了吧?探月工程还是在继续呀。哪位帮看看是不是也不能打开 做一个网站也不是那么容易吧...
wangfuchong 聊聊、笑笑、闹闹
SIM300的资料和开发样例
31426...
bootloader 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2906  655  1213  1588  2742  31  39  23  54  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved