电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB531M000DG

产品描述CMOS/TTL Output Clock Oscillator, 531MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB531M000DG概述

CMOS/TTL Output Clock Oscillator, 531MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB531M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率531 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
各位大侠给个建议啊!
我学的是模拟电路,现在模拟大概有三个主要的方向,分别是:电源,A/D和D/A转换,音频芯片。 请问哪个方向的工作比较有前途? 谢谢~!:)...
zhouhaicc 工作这点儿事
【问TI】DSP TMS320F2812的处理能力问题
我用一个2812控制8个无刷电机,当然要外加CPLD或者FPGA什么的,要不管脚都不够。 现在是想3个环都做,电流环是三相都检测,速度环是编码器,位置环是编码器与电位计,各自的采样频率要求见下面 ......
yuanshi3 微控制器 MCU
新手求教,不甚感激
216736 仿真时工程编译出现错误,请问是什么意思 ...
柠檬与柑橘 DSP 与 ARM 处理器
我用proteus感觉比实际的慢些,怎么回事
我用proteus感觉比实际的慢些,怎么回事...
haiyaofa280 嵌入式系统
用dspic30f4011对IO口操作有问题
我用if语句根据输入三个信号对六个IO口操作,为什么有两个一直没有输出(F2和F3),输入是D0 D1 B4,输出是F0-F5 void ConfigIO_IN(void) { TRISD=0x0003; TRISB=0x0010; TRISF=0 ......
syn222 单片机
小谈驻波比
小谈驻波比   电压驻波比(VSWR)是射频技术中最常用的参数,用来衡量部件之间的匹配是否良好。当业余无线电爱好者进行联络时,当然首先会想到测量一下天线系统的驻波比是否接近1:1, 如果接 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2910  2298  540  1310  2071  22  16  14  12  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved