电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LTC2259-12

产品描述12-Bit, 125/105/80Msps Ultralow Power 1.8V ADCs
文件大小823KB,共32页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
下载文档 选型对比 全文预览

LTC2259-12概述

12-Bit, 125/105/80Msps Ultralow Power 1.8V ADCs

文档预览

下载PDF文档
LTC2261-12
LTC2260-12/LTC2259-12
12-Bit, 125/105/80Msps
Ultralow Power 1.8V ADCs
FEATURES
n
n
n
n
n
n
n
n
n
n
n
n
n
DESCRIPTION
The LTC
®
2261-12/LTC2260-12/LTC2259-12 are sam-
pling 12-bit A/D converters designed for digitizing high
frequency, wide dynamic range signals. They are perfect
for demanding communications applications with AC
performance that includes 70.8dB SNR and 85dB spurious
free dynamic range (SFDR). Ultralow jitter of 0.17ps
RMS
allows undersampling of IF frequencies with excellent
noise performance.
DC specs include ±0.3LSB INL (typical), ±0.1LSB DNL
(typical) and no missing codes over temperature. The
transition noise is a low 0.3LSB
RMS
.
The digital outputs can be either full rate CMOS, double
data rate CMOS, or double data rate LVDS. A separate
output power supply allows the CMOS output swing to
range from 1.2V to 1.8V.
The ENC
+
and ENC
inputs may be driven differentially
or single-ended with a sine wave, PECL, LVDS, TTL or
CMOS inputs. An optional clock duty cycle stabilizer al-
lows high performance at full speed for a wide range of
clock duty cycles.
L,
LT, LTC and LTM are registered trademarks of Linear Technology Corporation.
All other trademarks are the property of their respective owners.
70.8dB SNR
85dB SFDR
Low Power: 124mW/103mW/87mW
Single 1.8V Supply
CMOS, DDR CMOS or DDR LVDS Outputs
Selectable Input Ranges: 1V
P-P
to 2V
P-P
800MHz Full-Power Bandwidth S/H
Optional Data Output Randomizer
Optional Clock Duty Cycle Stabilizer
Shutdown and Nap Modes
Serial SPI Port for Configuration
Pin Compatible 14-Bit and 12-Bit Versions
40-Pin (6mm
×
6mm) QFN Package
APPLICATIONS
n
n
n
n
n
n
Communications
Cellular Base Stations
Software Defined Radios
Portable Medical Imaging
Multi-Channel Data Acquisition
Nondestructive Testing
TYPICAL APPLICATION
1.8V
V
DD
1.2V
TO 1.8V
OV
DD
2-Tone FFT, f
IN
= 70MHz and 75MHz
0
–10
–20
–30
AMPLITUDE (dBFS)
–40
–50
–60
–70
–80
+
ANALOG
INPUT
INPUT
S/H
12-BIT
PIPELINED
ADC CORE
CORRECTION
LOGIC
OUTPUT
DRIVERS
D11
CMOS
OR
LVDS
D0
OGND
CLOCK/DUTY
CYCLE
CONTROL
GND
226112 TA01a
–90
–100
–110
–120
0
10
20
30
40
FREQUENCY (MHz)
50
60
226112 TA01b
125MHz
CLOCK
226112f
1

LTC2259-12相似产品对比

LTC2259-12 LTC2260-12 LTC2261-12 LTC2261CUJ-12-PBF
描述 12-Bit, 125/105/80Msps Ultralow Power 1.8V ADCs 12-Bit, 125/105/80Msps Ultralow Power 1.8V ADCs 12-Bit, 125/105/80Msps Ultralow Power 1.8V ADCs 12-Bit, 125/105/80Msps Ultralow Power 1.8V ADCs
在那“零”和“非零”间 (李嘉诚)
在那“零”和“非零”间 尊敬的李鸿忠主席、尊敬的韦钰副部长、尊敬的黄洁夫副部长、尊敬的袁隆平院士、 尊敬的巴德年院士、尊敬的郑德涛厅长、尊敬的李统书书记、徐小虎校长、谢练高书记 ......
hkn 聊聊、笑笑、闹闹
Linux面试题大全
Linux相关面试的集合,包罗万象,低分赠予。...
11dong330 嵌入式系统
keil汇编编程出错,解决不了
程序如下: ORG 0000H LJMP START ORG 0003H LJMP EXT0 ORG TIM0 START: ......
w505024 51单片机
关于DSP的问题2
各位高手,小弟正在基于DSP开发语音处理功能,采集语音数据,进行压缩、解压缩和播放。第三方的DEMO中提供了语音采集与播放代码,已经测试通过。从网上下载了G.711压缩解压缩算法源码,将压缩 ......
wangxd5429 微控制器 MCU
【小梅哥FPGA进阶教程】第十三章 四通道数字电压表
十三、四通道数字电压表 本文由山东大学研友袁卓贡献,特此感谢 实验目的 设计一个四通道的数字电压表 实验平台 芯航线FPGA核心板、AD/DA模块 285301285302实验现象 实现一个四通道 ......
芯航线跑堂 FPGA/CPLD
继电器的作用及固态继电器工作原理
本帖最后由 paulhyde 于 2014-9-15 09:06 编辑 继电器(relay)也是一种电门,但与一般开关不同,继电器并非以机械方式控制,而是一种以电磁力来控制切换方向的电门。当线圈通电后,会使中心的软 ......
open82977352 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1579  2604  991  309  2503  34  53  23  19  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved