电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MT90520AG2

产品描述ATM Segmentation and Reassembly Device, 1-Func, CMOS, PBGA456, 35 X 35 MM, 1.27 MM PITCH, LEAD FREE, PLASTIC, MS-034, BGA-456
产品类别无线/射频/通信    电信电路   
文件大小2MB,共180页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 选型对比 全文预览

MT90520AG2概述

ATM Segmentation and Reassembly Device, 1-Func, CMOS, PBGA456, 35 X 35 MM, 1.27 MM PITCH, LEAD FREE, PLASTIC, MS-034, BGA-456

MT90520AG2规格参数

参数名称属性值
零件包装代码BGA
包装说明BGA, BGA456,26X26,50
针数456
Reach Compliance Codecompliant
JESD-30 代码S-PBGA-B456
JESD-609代码e1
长度35 mm
功能数量1
端子数量456
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA456,26X26,50
封装形状SQUARE
封装形式GRID ARRAY
电源2.5,3.3 V
认证状态Not Qualified
座面最大高度2.46 mm
最大压摆率620 mA
标称供电电压2.5 V
表面贴装YES
技术CMOS
电信集成电路类型ATM/SONET/SDH SEGMENTATION AND REASSEMBLY DEVICE
温度等级INDUSTRIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
宽度35 mm
Base Number Matches1

文档预览

下载PDF文档
MT90520
8-Port Primary Rate
Circuit Emulation AAL1 SAR
Data Sheet
Features
AAL1 Segmentation and Reassembly device
compliant with Circuit Emulation Services (CES)
standard (af-vtoa-0078.000)
Supports both Unstructured and Structured
Circuit Emulation of 8 independent DS1/E1/ST-
BUS interfaces
Supports AAL1 trunking, with up to 128 TDM
channels per VC (af-vtoa-0089.001)
Supports CAS transmission and reception in all
structured modes of operation
Supports simultaneous processing of up to 256
bidirectional Virtual Circuits
Supports mixed DS1/E1 operation
Supports mixed Unstructured and Structured CES
operation
Fully flexible DS0 assignment
Complete clock recovery solution provided on-
chip: Synchronous, Adaptive, or Synchronous
Ordering Information
MT90520AG
MT90520AG2
456 Pin PBGA Trays
456 Pin PBGA** Trays, Bake &
Drypack
**Pb Free Tin/Silver/Copper
-40 to +85°C
August 2006
Residual Time Stamp (SRTS) via 8 independent
PLLs
Dual-mode (ATM-end or PHY-end) UTOPIA port
operates in Level 1 or Level 2 mode for
connection to external PHY or ATM devices with
UTOPIA clock rate up to 52 MHz
TDM bus provides 8 bidirectional serial streams
at 1.544, 2.048, or 4.096 MHz - compatible with
Generic (1.544 Mbps or 2.048 Mbps) and ST-
BUS (2.048 Mbps) interfaces
Supports master and slave TDM backplane bus
clock operation
Supports TDM and UTOPIA loopback functions
VC Look-Up
Table
Segmentation / Reassembly
Circular Buffers
External
Synchronous
SRAM (ZBT)
MT90520
UTOPIA
OUTPUT
BLOCK
TX
SAR
External Memory Controller
Tx/Segmentation (X 8)
TDM
INPUT
BLOCK
Clock
Management
TDM Input
Interface
Local
Memory
UTOPIA
Interface
Local
Memory
Clock Control
/Recovery
Interface
TDM Output
Interface
UTOPIA
INPUT
BLOCK
RX SARs
(UDT, SDT,
Data)
PLL
TDM
OUTPUT
BLOCK
Rx/Reassembly (X 8)
Boundary-
Scan Logic
Microprocessor
Interface Logic
JTAG
Interface
16-bit Microprocessor
Interface
Figure 1 - MT90520 Block Diagram
1
Zarlink Semiconductor Inc.
Zarlink, ZL and the Zarlink Semiconductor logo are trademarks of Zarlink Semiconductor Inc.
Copyright 2002-2006, Zarlink Semiconductor Inc. All Rights Reserved.

MT90520AG2相似产品对比

MT90520AG2 MT90520AG
描述 ATM Segmentation and Reassembly Device, 1-Func, CMOS, PBGA456, 35 X 35 MM, 1.27 MM PITCH, LEAD FREE, PLASTIC, MS-034, BGA-456 ATM Segmentation and Reassembly Device, 1-Func, CMOS, PBGA456, 35 X 35 MM, 1.27 MM PITCH, PLASTIC, MS-034, BGA-456
零件包装代码 BGA BGA
包装说明 BGA, BGA456,26X26,50 35 X 35 MM, 1.27 MM PITCH, PLASTIC, MS-034, BGA-456
针数 456 456
Reach Compliance Code compliant unknown
JESD-30 代码 S-PBGA-B456 S-PBGA-B456
JESD-609代码 e1 e0
长度 35 mm 35 mm
功能数量 1 1
端子数量 456 456
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 BGA BGA
封装等效代码 BGA456,26X26,50 BGA456,26X26,50
封装形状 SQUARE SQUARE
封装形式 GRID ARRAY GRID ARRAY
电源 2.5,3.3 V 2.5,3.3 V
认证状态 Not Qualified Not Qualified
座面最大高度 2.46 mm 2.46 mm
标称供电电压 2.5 V 2.5 V
表面贴装 YES YES
技术 CMOS CMOS
电信集成电路类型 ATM/SONET/SDH SEGMENTATION AND REASSEMBLY DEVICE ATM/SONET/SDH SEGMENTATION AND REASSEMBLY DEVICE
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 TIN SILVER COPPER TIN LEAD
端子形式 BALL BALL
端子节距 1.27 mm 1.27 mm
端子位置 BOTTOM BOTTOM
宽度 35 mm 35 mm
PIC18F25K40的PPS是做什么用的
初学,一脸懵逼 ...
liuzhiying666 Microchip MCU
基于定点DSP的软件锁相环的设计和实现
低轨小卫星通信是近年来卫星通信应用中一个方兴未艾的重要领域,“创新一号”小卫星是我国研制的具有完全自主知识产权的存储与转发通信小卫星,cascom手持终端是专门为这颗小卫星研制的低功耗地面 ......
黑衣人 DSP 与 ARM 处理器
寻找一个可以长期兼职合作的硬件工程师,要求如下
做比赛计时钟产品,mpu:66p12,语音芯片:ISD1400,ISD1700系列,北京地区,有意者速联系13552584515,QQ407243538,现在就有项目。另:最好的项目合作群:34048757...
awwwcwwxf 嵌入式系统
器官工作时间表:睡觉别太晚
1. 晚上9-11点为免疫系统(淋巴)排毒时间,此段时间应安静或听音乐。 2. 晚间11-凌晨1点,肝的排毒,需在熟睡中进行。 3. 凌晨1-3点,胆的排毒,需在熟睡中进行。 4. 凌晨3-5点,肺的排毒。此 ......
henryli2008 聊聊、笑笑、闹闹
ramfifo ip TD5.5.1-64bit里不支持异步时钟?
原来我使用的TD4.6.6-64bit,在调试SD卡时遇到sd模块里的信号在逻辑分析仪里找不到,以前在信号前加(*keep*)就能解决,这次不知道为什么逻辑分析仪里就是找不到。没招了我想着用5.5.1试试吧,之 ......
littleshrimp 国产芯片交流
wince 下摄像头分辩率的调节
{ 0xCB998A05, 0x122C, 0x4166, 0x84, 0x...
xxxhenxi 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1032  1842  2637  1565  1266  6  45  36  48  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved