电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA1014M00DG

产品描述LVPECL Output Clock Oscillator, 1014MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA1014M00DG概述

LVPECL Output Clock Oscillator, 1014MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA1014M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1014 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒WEBENCH设计的过程+低通滤波器
利用TI的这个工具节约时间不用手算了! 1、填入相应的参数。167871 2。生成原理图 167873 3、查看仿真波形 167872 ...
william228 模拟与混合信号
430G2553快速入门
初学单片机,使用430G2553,想请教一下怎样快速入门 ...
weilaizhanshi 微控制器 MCU
LogicKids版本0.1实现
本帖最后由 ljj3166 于 2018-9-30 23:03 编辑 0.写在最前面 这个DIY项目源于带小朋友去玩乐高玩具而接触到的少儿编程教育 看着市面上改改界面就拿来圈钱的公司,谨以此次DIY墙裂鄙视一下 ......
ljj3166 GD32 MCU
提问+怎么为可穿戴设备的开发做准备
现在可穿戴设备正在越来越流行,那我们平时学的知识怎么应用到上面么,如果以后要开发可穿戴设备,现在应该怎么做准备?...
x1816 嵌入式系统
请资深的程序人员帮忙 看一下这个问题
请看以下一、二两个函数,请问,当程序执行到(1)处时,此时RTC中断突然发生,会不会 导致 close这个函数执行完毕后dyjc 并不等于1190 , 理由如下:比如dyjc= 1190这一句在低层要分成4 ......
一沙一世 stm32/stm8
简单的单片机控制系统,请各位朋友帮忙。
单片机控制系统 需求:1点输入,3点输出(其中2点控制电磁阀输出,1点控制继电器输出) 功能:对输入点记数 输入 输出 1次 电磁阀1输出 2次 电磁阀2输出 3次 继电器输出,所有输 ......
jurryz 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2820  70  2511  697  2341  18  42  31  13  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved