电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA51M0000DGR

产品描述LVPECL Output Clock Oscillator, 51MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EA51M0000DGR概述

LVPECL Output Clock Oscillator, 51MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA51M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率51 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高频PCB设计的实用技巧总结
PCB设计的目标是更小、更快和成本更低。而由于互连点是电路链上最为薄弱的环节,在RF设计中,互连点处的电磁性质是工程设计面临的主要问题,要考察每个互连点并解决存在的问题。电路板系统的互 ......
ohahaha PCB设计
基于多任务系统设计思想的数控稳压源设计
跪求 基于多任务系统设计思想的数控稳压源设计的附件和仿真谁有啊? :(...
yokolili 单片机
阿牛哥看ADI的光端机和视频服务器解决方案
阿牛哥拜访华北地区的一些光端机和视频服务器制造商朋友,也看到很多专业做光端机和视频服务器一篮子解决方案的供应商。有很多是用到TI ,ADI ,NS 等美系品牌方案,阿牛哥查查这些制造商朋友的B ......
jameswangsynnex 工业自动化与控制
五种最容易被老板开除的人
被开除是最难堪的,但知道为什么被开除吗?老板心中的那把尺在哪里?   1.不懂得承担责任的人:有些人不愿意承担责任,只想到得到多少,而不是自己贡献多少的,形成了管理障碍。   2.缺乏团 ......
fighting 工作这点儿事
【Nucleo+BLUENRG心得】+BLUENRG 控制小车详解2
【Nucleo+BLUENRG心得】+BLUENRG 控制小车详解2 要求:L053输出PWM信号 对PWM使用到的端口初始化 /** * @brief Configures PA2,PA3,PB10,PB11为电机驱动IO * @param * @retval ......
蓝雨夜 stm32/stm8
江苏省电子设计大赛
明天江苏省的电子设计大赛就要正式拉开帷幕了,我们将在这个没有硝烟的战场上奋战3夜4天,希望一切都好,不要有意外的发生。我们不奢求拿一等奖或者说是拿到多么好的名次,我们只希望我们这一个 ......
能动东风 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 300  573  1924  2927  2581  54  33  8  26  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved