电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA986M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 986MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KA986M000DGR概述

CMOS/TTL Output Clock Oscillator, 986MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA986M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率986 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
急聘单片机开发人员
自动化控制或相关专业,大专以上学历 熟悉各类电子元器件,能独立完成pcb布线,懂得开关电源原理,熟悉充电机或电动汽车充电站优先; 熟练编写CAN通讯,RS232,RS485程序 熟练的应用 ......
stanley0518 嵌入式系统
小区智能化集成,这行太难了~~
连国标都没有,怎么搞? 只往里面垫钱?...
小瑞 工业自动化与控制
应用程序与网卡驱动通信
厂商之前给过一个pc端的程序,就是可以写ethnet的mac,可是厂商这个程序不适合我们的需求,我们需要厂商提供接口,以便于我们改成自己需要的功能,可是厂商说鉴于保密的原因,不能给我们源代码 ......
wuyusiwei 嵌入式系统
唐僧四人坐飞机去旅游
唐僧四人坐飞机去旅游,途中飞机失事,可是降落伞只有三把. 于是,唐僧说了,大家来答题,答不出来的跳下去. 唐僧:悟空,天上有几个太阳呀? 悟空:一个. 唐僧:好,给你一把. 唐僧: ......
lixiaohai8211 聊聊、笑笑、闹闹
gerber文件丝印层的显示了封装信息
昨天,接到电话,pcb加工厂说电路板的丝印很乱,看不清元件的标号。我一想,不应该啊。我花了一些时间,把丝印摆放整齐啊。后来,加工厂发了图片,我发现,真是的乱的。可是pcb上是清楚的。什么 ......
ienglgge PCB设计
这个图 带宽能估算么?
来自:电子工程师技术交流(12425841)57133...
拿得起铁 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1564  2248  355  976  65  48  47  59  29  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved