电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA39M0000BG

产品描述LVPECL Output Clock Oscillator, 39MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA39M0000BG概述

LVPECL Output Clock Oscillator, 39MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA39M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率39 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
Mouser初体验+TMS320F28377S launchpad购买经历
之前一直想入手TMS320F28377S launchpad,看到Mouser的活动果断入手了一块,这款launchpad非常火爆,TI官网上都需要四周以上的发货期,Mouser有库存,几天就到了,先赞一个。不过对快递有小 ......
flashtt 微控制器 MCU
美或批准转基因鱼上市 生长速度比普通鱼快1倍(图)
135235 转基因大马哈鱼。 135236 实验室里培育的转基因鱼。 转基因大马哈鱼18个月可长到60厘米长、3公斤重,而养殖大马哈鱼则需3年时间。转基因的大马哈鱼最重可达5公斤。公 ......
xuyiyi 聊聊、笑笑、闹闹
稳压电源设计
在做毕业论文时,任务是设计一个稳压电源模块,看似很简单,因为网上都有很多资料。结果老师要求我们用LM317和LM337两个三端集成稳压器做个电压输出可以在0V~30V可调,而电流输入最大可达到5A, ......
dq010dq 嵌入式系统
ads1255与ina128的使用问题
ads1255与ina128在使用过程中发现, 长时间(1~2月)上电运行, ADS1255数据会跳动变大或个别满量程。 断电一段时间后,再重新上电就又恢复正常了, 不知道什么原因,现将原理图发上,请帮 ......
xjq2008xz TI技术论坛
关于在ARM上开基于EPA协议的通讯模块
有没有大侠做过?给点头绪!!救命呀!!...
思想者 ARM技术
各位大神来讨论下这个问题
最近拿到一块牛逼的板子,其中有很多差分线的处理让我看不大懂。就像图中(示意)那样,差分线并没有换层,但也在PAD附近打了过孔。应该不是失误,很多地方都是类似的处理,小弟不才一直没想清 ......
245966960bai PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1893  1271  1854  2766  955  18  9  58  8  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved