电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA251M000BGR

产品描述LVPECL Output Clock Oscillator, 251MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA251M000BGR概述

LVPECL Output Clock Oscillator, 251MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA251M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率251 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
wince如何编写自定义的外壳程序?
做个自定义外壳程序(也叫主操作界面),一开机就进入界面,然后这个界面(就像手机的主菜单)上有6个图标表示支持不同的功能,现在假定是6个按钮好了,我点击任意一个按钮就打开 ,另一个程序出 ......
jb2680 嵌入式系统
求单片机实时时钟按键程序
求单片机实时时钟按键程序 汇编语言...
TSB72 单片机
Cyclone III FPGA硬件电路 电源设计特别考虑地方
Cyclone III 需要提供如下电源: Vccint: 内核电源; Vccio : Bank1 ~ Bank8 , 输入输出BUFFER 电源; VccA : 模拟PLL 电源 VccD : 数字PLL 电源 关于上面电源具体数字, 不同的器件需求不 ......
eeleader FPGA/CPLD
使用运放搭建电路实现sign(x)
各位高手,小弟最近在做一个orcad仿真,仿真的目的是用运放搭建一个电路实现一个二阶微分方程,其中二阶微分方程中有一项,是sign(x)( 当x≥0,sign(x)=1; 当x...
binghhzgl 模拟电子
关于PCB布局布线的提问
最近在做PCB设计时,与老工程师聊天时,他说对于电源地的布线必须形成一个回路,不能够直接通过覆铜方式把所有的地链接到一起,最好能够通过电源--电容---器件---电容---地 这样的闭合回路,然 ......
天行漫步 PCB设计
VC6能实现51与PC进行串口通讯吗?
如果能该怎么做? 如果我用的是51虚拟机(软件)又可不可以?...
gjenny 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 132  1197  943  385  1231  14  35  27  12  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved