电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA505M000BGR

产品描述LVPECL Output Clock Oscillator, 505MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA505M000BGR概述

LVPECL Output Clock Oscillator, 505MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA505M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率505 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
STM32中输出比较TIM1与其他TIMx的不同之处
这是一段MDK目录下的示例代码: /* --------------------------------------------------------------- TIM2 Configuration: Output Compare Toggle Mode: TIM2CLK = 36 MHz, P ......
yhphxj stm32/stm8
【颁奖】第一期分类调查活动开始颁奖啦!
在大家的热情参与下,我们的第一期分类调查活动顺利结束!共有123人参与投票,收到了15条非常好的建议,在此再次感谢大家!我们会在本周内把新分类整理好并上线,相信大家找资料会更加得心应手 ......
linjiang 下载中心专版
求大师 还是CPLD分频 按键调节分频数问题
我用CPLD进行分频 5分频和10分频 用按键调节输出5分频 或10分频 单个程序下载进去信号频率稳定 综合到一起下载进去 输出信号的频率就不稳定了 在跳动 程序如下 请大师指点 CPLD ......
363758470 FPGA/CPLD
晒货+第一波开发板
443509 电脑圈圈的USB开发板 443510 CPLD开发板 443511 剑齿虎STM8开发板 443512 水传感器 ...
chenbingjy 测评中心专版
Keil for ARM 仿真出错
MDK4.6版本的——,然后仿真端口信号选不了,出现如图的提示错误——囧——菜鸟求助:Cry::Cry::Cry:...
冰冻三尺 stm32/stm8
Mini2440学习笔记
看到了一篇学习笔记,觉得不错,转载来 来源:ouravr foxfox 入手Mini2440,根据优龙的代码,修改了LCD驱动,增加了中英文显示,另外增加了一个贪吃蛇的游戏。 31418 MDK中国版例 ......
gina 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 648  1648  2362  678  239  6  24  47  5  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved