电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA685M000DG

产品描述LVDS Output Clock Oscillator, 685MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA685M000DG概述

LVDS Output Clock Oscillator, 685MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA685M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率685 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----ADI在线研讨会仪表放大器:常见的应用问题和解决方案
ADI在线研讨会仪表放大器:常见的应用问题和解决方案:https://training.eeworld.com.cn/course/4793仪表放大器是一种高增益,直流耦合放大器,具有差分输入,单端输出,高输入阻抗和高共模抑制 ......
JFET 模拟电子
VHDL的一个小小问题
--有如下语句: ... ... GENERIC(CONSTANT BUS_WIDTH: INTEGER := 15); --总线宽度定义 ... ... po1: INOUT STD_LOGIC_VECTOR(BUS_WIDTH DOWNTO 0); ... ... po1 ...
nazilei 嵌入式系统
msp430与ARM7比较
mcu选型指南 方向比努力更重要...
linjingui 微控制器 MCU
linux同时使用ITIMER_REAL和ITIMER_VIRTUAL两个定时器时出了神奇的BUG
#linux同时使用ITIMER_REAL和ITIMER_VIRTUAL两个定时器时出了神奇的BUG ##Linux定时器的简单介绍 ITMER_REAL定时器,每到定时时间都会发送一个SIGALRM信号,当主函数接收到了这个信号之后,调 ......
bqgup 创意市集
在PCB界面下一次性修改元件编号字体怎么做
各位大侠,请指导在PCB界面下一次性修改元件编号字体怎么做,在网上找了一下都没所有做好,希望大侠指导,希望有图解,谢谢各位高手...
papermay PCB设计
Li-Fi:不需要无线电的无线连接技术
目前,WiFi、3G/4G蜂窝网络和相关技术在各个领域都被应用的很好,我们每个人以及日益增加的物联网(IoT)设备都在采用这些技术,这也导致网络容量已经快接近极限。因此,我们需要提升基于无线 ......
Aguilera 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1495  357  1988  2440  1060  50  15  13  41  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved