电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA862M000BGR

产品描述LVPECL Output Clock Oscillator, 862MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA862M000BGR概述

LVPECL Output Clock Oscillator, 862MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA862M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率862 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
STM32CUBEMX生成EWARM V8工程,无法打开工程的问题
问题现象: 使用CUBE生成的EWARM V8工程,用IAR Embedded Workbench IDE - Arm 8.20.2 打开显示为空白。反复生成,打开工程为空白。 问题解决: 将CUBE生成的旧的EWARM V8工程文件全部删除 ......
zhulaee stm32/stm8
虚拟机ping不通外网
把网络连接改成桥接,发现虚拟机可以ping主机,但是ping不通外网如百度, 原来用的是NAT模式 请问是什么问题? 虚拟机是Ubuntu9.1 ...
青城山下 Linux开发
【R7F0C809】开发板硬件
本帖最后由 yinyue01 于 2015-9-6 16:44 编辑 收到R7F0C809开发套件有段时间了,开始发帖分享。R7F0C809开发套件包含R7F0C809开发板和瑞萨的调试器EZ-CUBE,如下图: 213188 R7F0C809开 ......
yinyue01 瑞萨MCU/MPU
是德科技原厂二手仪器年中大促热力加码
是德科技1688官方旗舰店这次年中大促为大家准备的,不仅有限量促销原厂二手产品,更有送新机活动,福利多多,让这个6月成为大家的超值采购季。 ......
eric_wang 聊聊、笑笑、闹闹
读取ppc设备上的电话本信息?
各位,现在要在ppc设备读取电话本信息,可否有一些标准的API,找了PPC2003的开发帮助文档,但没找到。往各位有经验的指点一下。...
dwday 嵌入式系统
EEWORLD大学堂----TI 高精度实验室 - 压摆率
TI 高精度实验室 - 压摆率:https://training.eeworld.com.cn/course/1943 对或错?运算放大器输出中较大且快速的电压变化将始终受到器件转换率的限制。 如果您认为这是正确的,或您已经遇 ......
hi5 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 562  1841  2923  975  687  30  25  14  59  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved