电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB996M000BGR

产品描述LVPECL Output Clock Oscillator, 996MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB996M000BGR概述

LVPECL Output Clock Oscillator, 996MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB996M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率996 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
无线收发模块UTC1212的程序
现在急需UTC1212无线收发模块的程序,哪位朋友有的话,发到我邮箱934336403@qq.com 不胜感激...
零度暖 无线连接
聊聊笑笑闹闹调整意见征集
今天anqi90对聊聊笑笑闹闹板块提出了一点小建议!67092将图中右上角已解决、问题讨论、资料下载等分类改成特大新闻、闲聊乱侃、情感天地等等分类!你针对此板块调整分类调整,有没有好的建议呢?...
maylove 聊聊、笑笑、闹闹
2.4G天线pcb
哪位大神有2.4G天线的pcb文件呀!万分感谢!!!...
c654723069 无线连接
TMS320F28335的串口问题总结
最近刚接触F28335的SCI模块,在调试的过程中遇到一些问题,望各位前辈能指点指点1. 部分寄存器位的配置不清楚 1.1 初始化FIFO, 在使用标志清除位 时,用不用先置1后清零,如下所示 ......
寒塘渡鹤 微控制器 MCU
PROTEL 软件使用的误区及几个不易搞清的概念
希望对大家有用5840...
pxy94 FPGA/CPLD
wince5.0上的图片显示问题
小弟刚刚接触到wince开发,用的是vs2005 C# +wince5.0(这个OS是用evc开发的)。我用vs2005 C#做了个wince上的应用程序。在本机的模拟器上能正常显示图片(bmp).但我将exe文件拷到wince上,它就 ......
lhzisname 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2054  2403  461  1693  2318  18  54  57  33  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved