电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KC703M000DG

产品描述CMOS/TTL Output Clock Oscillator, 703MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KC703M000DG概述

CMOS/TTL Output Clock Oscillator, 703MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KC703M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率703 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
msp430f24x ADC采样问题
ADC采样数据总是不对,不知道是不是设置不对,构思是这样的,定时器定时156.25us采样一个点,需要采样四组外接晶振8Mvoid initTA(void) //156.25us { CCTL0 = CCIE; ......
XiaoChuan 微控制器 MCU
德鲁克的经典五问,你有什么样的回答
1. 我是谁?什么是我的优势?我的价值观是什么?2. 我在哪里工作?我属于谁?是决策者?参与者还是执行者?3. 我应做什么?我如何工作?会有什么贡献?4. 我在人际关系上承担什么责任?5. 我的 ......
ledjob88 聊聊、笑笑、闹闹
【NXP Rapid IoT评测】W2-传感器数据采集测试
LED点灯测试 先从最简单的开始,经典的Hello World。 放了一个Interval,一个RGB LED,通过Toggle RedLED 事件可以让套件左上角的RGB LED周期红色亮灭,但是屏幕是空白的。 399518 下面 ......
jf8loo 无线连接
自寻迹小车的小伙伴看过来!!!
大家关于转弯有什么思路没!!!!!!!!!!!!...
汉子哥 电子竞赛
wince linux xp PPP连接问题
要做一个Wince PPP方式接入Linux主机的通信,要求Wince 通过串口直接与Linux主机相连,通过PPP方式连接,网上有关于这个连接的资料,但是按照上面的配置无法实现PPP通信; 目前做过: Linux - ......
dwday Linux开发
搞通信的男人是好男人
1.搞通信的男人,手机永远24小时开机,时刻准备接听你的心声、怨言、哭诉。 2.搞通信的男人,知足长乐,因为他知道,有信号就好,强弱无怨言,绝对不投诉。有女友就好,从不嫌三嫌四,因为自 ......
clark 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 161  1838  2671  728  1240  42  3  6  8  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved