电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB1066M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1066MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB1066M00DG概述

CMOS/TTL Output Clock Oscillator, 1066MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB1066M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1066 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ARMSD卡文件系统的实现
ARMSD卡文件系统的实现...
songbo ARM技术
【DE0-Nano FPGA】开箱
买了个DE0-Nano开发板,开箱如下 正面 294801 背面 294802 上电后,蓝色电源指示灯先亮,然后用户LED亮,呈流水灯形式 294803 ...
suoma FPGA/CPLD
如何让系统认为”我的设备“是“虚拟光盘”?
我的设备是U盘,想让系统任务认为是光盘。 我想安装程序,所以要让系统认为是光盘,驱动的那些部分决定,设备是u盘还是光盘? 如果修改?...
jeffleee 嵌入式系统
lm3s 8962 以太网的100兆 模式应该如何配置?
手册上写的IEEE 802.3标准指定了一个寄存器集合,用来控制和集中PHY的状态。 这些寄存器被共同称为MII管理寄存器,在IEEE 802.3规范的22.2.4节中对它们进行了详细描述。表 17-2 在 427页也列出 ......
wpz1988 微控制器 MCU
DC综合分频电路的时钟约束问题
主时钟为CLKA为64M,现在要4分频和8分频产生CLKB和CLKC作为另外模块的时钟,请问CLKB、CLKC怎样约束?create_generated_clock -name CLKB -source -devide_by 4 ;create_generated_clock -nam ......
eeleader FPGA/CPLD
有稿请砸我,越多越好哇(出版类)
有稿请砸我,越多越好哇(出版类)本公司是业内知名IT图书策划出版公司,有多年图书出版经验,每年出版上百本图书。现以下的书需要策划:一、JavaScript/jQuery类大概写400~450页左右。二、PHP ......
634749 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 458  1031  2570  1900  317  43  24  22  8  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved