电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RT54SX72S-CQ256B

产品描述Field Programmable Gate Array, 185MHz, 6036-Cell, CMOS, CQFP256,
产品类别可编程逻辑器件    可编程逻辑   
文件大小659KB,共84页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

RT54SX72S-CQ256B概述

Field Programmable Gate Array, 185MHz, 6036-Cell, CMOS, CQFP256,

RT54SX72S-CQ256B规格参数

参数名称属性值
是否Rohs认证不符合
包装说明GQFF, TPAK256,3SQ,20
Reach Compliance Codeunknown
最大时钟频率185 MHz
JESD-30 代码S-XQFP-F256
输入次数212
逻辑单元数量6036
输出次数212
端子数量256
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC
封装代码GQFF
封装等效代码TPAK256,3SQ,20
封装形状SQUARE
封装形式FLATPACK, GUARD RING
电源2.5,3.3/5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
筛选级别38535Q/M;38534H;883B
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距0.5 mm
端子位置QUAD
Base Number Matches1

文档预览

下载PDF文档
v2 .2
RTSX-S RadTolerant FPGAs
Designed for Space
SEU-Hardened Registers Eliminate the Need to
Implement Triple-Module Redundancy (TMR)
– Immune to Single-Event Upsets (SEU) to LET
th
> 40 MeV-cm
2
/mg,
– SEU Rate < 10
–10
Upset/Bit-Day in Worst-Case
Geosynchronous Orbit
Up to 100 krad (Si) Total Ionizing Dose (TID)
– Parametric Performance Supported with Lot-
Specific Test Data
Single-Event Latch-Up (SEL) Immunity
TM1019.5 Test Data Available
QML Certified Devices
u e
Features
Very Low Power Consumption (Up to 68 mW at
Standby)
3.3V and 5V Mixed Voltage
Configurable I/O Support for 3.3V/5V PCI, LVTTL,
TTL, and CMOS
– 5V Input Tolerance and 5V Drive Strength
– Slow Slew Rate Option
– Configurable Weak Resistor Pull-Up/Down for
Tristated Outputs at Power-Up
– Hot-Swap
Compliant
with
Cold-Sparing
Support
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
100% Circuit Resource Utilization with 100% Pin
Locking
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Low-Cost Prototyping Option
Deterministic, User-Controllable Timing
JTAG Boundary Scan Testing in Compliance with
IEEE Standard 1149.1 – Dedicated JTAG Reset
(TRST) Pin
High Performance
230 MHz System Performance
310 MHz Internal Performance
9.5 ns Input Clock to Output Pad
Specifications
0.25 µm Metal-to-Metal Antifuse Process
48,000 to 108,000 Available System Gates
Up to 2,012 SEU-Hardened Flip-Flops
Up to 360 User-Programmable I/O Pins
Table 1 •
RTSX-S Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
SEU-Hardened Register Cells (Dedicated Flip-Flops)
Maximum Flip-Flops
Maximum User I/Os
Clocks
Quadrant Clocks
Speed Grades
Package
(by pin count)
CQFP
CCGA
CCLG
RT54SX32S
32,000
48,000
2,880
1,800
1,080
1,980
227
3
0
Std., –1
208, 256
256
RT54SX72S
72,000
108,000
6,036
4,024
2,012
4,024
360
3
4
Std., –1
208, 256
624
November 2004
© 2004 Actel Corporation
i
See Actel’s website for the latest version of the datasheet
电解电容的使用辩解
1. 电容容量越大越好? 很多人在电容的替换中往往爱用大容量的电容。我们知道虽然电容越大,为IC提供的电流补偿的能力越强。且不说电容容量的增大带来的体积变大,增加成本的同时还影响空气流 ......
qwqwqw2088 模拟与混合信号
C语言的一些误用和知识总结
此内容由EEWORLD论坛网友jingch在学习单片机的时候才真正知道C语言是什么它是来干什么的~但是C语言用到嵌入式只是它小小的一部分他的应用还有很多地方呢,呵呵我们这里就不讨论这个了。我 ......
jingcheng stm32/stm8
PCB划线
我想在底层布线,选中底层板后,点中划线工具,可一点中焊盘后马上跳到toplayer,画出红色的线,这是怎么回事呀,有时候能画出蓝色的线,有时候不能...
zzbaizhi PCB设计
招聘嵌入式方面的研发人员,杭州工作~~
帮朋友忙,询问一下: 要求:有管理水平,技术上也能有些真本事(嵌入式方面),人品要好,薪水好谈。 年龄要求:三四十岁。 主要从事横机方面的内容。 如有意向,可以通 ......
soso 求职招聘
用C语言设计TMS320C2X/C5X应用程序(二)
二、寄存器规则与浮点C编译器一样,在定点c编译器中也定义了严格的寄存器使用规则。这些规则对于编写汇编语言与C语言的接口非常重要。如果编写的汇编程序不符合寄存器使用规则,则C环境将被破坏 ......
yijiang DSP 与 ARM 处理器
请教大功率DCDC降压电路问题
本帖最后由 灞波儿奔 于 2021-12-27 08:48 编辑 下面是一个大功率DCDC降压电路,由TL494控制的电路,输出12.5V,输入18-35v,输出最大电流60A的大功率DCDC电路。 问题: 1.图中的T ......
灞波儿奔 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2390  1136  535  1183  2001  39  54  41  6  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved