电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA1389M00DG

产品描述LVDS Output Clock Oscillator, 1389MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA1389M00DG概述

LVDS Output Clock Oscillator, 1389MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA1389M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1389 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【视频】教你如何使用Processor Expert工具(三)
Processor Expert工具带来了编程“革命性”的变化,菜单式的选项,点一点就能产生代码,真是方便又好用。本视频将会介绍如何使用Processor Expert工具,希望能给大家以帮助。 http://player. ......
qinkaiabc NXP MCU
c语言编程
本帖最后由 paulhyde 于 2014-9-15 09:22 编辑 c语言编程 ...
elle0406 电子竞赛
华为科普漫画:蓝牙、Wi-Fi、GNSS是如何合作的?Connectivity芯片
来源:华为麒麟微信公众号(ID:Huawei_Kirin) ...
ohahaha 无线连接
EEWORLD大学堂----TI-RSLK 模块 7 - 有限状态机
TI-RSLK 模块 7 - 有限状态机:https://training.eeworld.com.cn/course/4666...
hi5 聊聊、笑笑、闹闹
TI Deyisupport 社区 6 周年庆 —— 三重活动 + 幸运大转盘抽奖
Deyisupport 距离 2011 年成立至今,已经走过了 6 个春秋。2017 年 9 月 11 日 - 9 月 30 日期间我们将举办周年庆活动,与所有社区用户共同庆祝 Deyisupport 的 6 岁生日,小编准备了百份奖品, ......
EEWORLD社区 TI技术论坛
大侠请问,DNW通过USB下载的怪问题?
2440的板子,用的是DNW工具,在通过USB下载BIN时,串口反馈回来是一连串乱码,进度条正常显示,也能下载完,但按“8”无法解压。怎么办?...
radl 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1107  1142  1790  1382  1351  8  4  35  34  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved