电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

EPM7512BQC208-7

产品描述EE PLD, 5.5ns, 512-Cell, CMOS, PQFP208, PLASTIC, QFP-208
产品类别可编程逻辑器件    可编程逻辑   
文件大小1MB,共76页
制造商Intel(英特尔)
官网地址http://www.intel.com/
下载文档 详细参数 全文预览

EPM7512BQC208-7在线购买

供应商 器件名称 价格 最低购买 库存  
EPM7512BQC208-7 - - 点击查看 点击购买

EPM7512BQC208-7概述

EE PLD, 5.5ns, 512-Cell, CMOS, PQFP208, PLASTIC, QFP-208

EPM7512BQC208-7规格参数

参数名称属性值
是否Rohs认证不符合
包装说明FQFP, QFP208,1.2SQ,20
Reach Compliance Codecompliant
ECCN代码3A991
其他特性YES
最大时钟频率163.9 MHz
系统内可编程YES
JESD-30 代码S-PQFP-G208
JESD-609代码e0
JTAG BSTYES
长度28 mm
湿度敏感等级3
专用输入次数
I/O 线路数量176
宏单元数512
端子数量208
最高工作温度70 °C
最低工作温度
组织0 DEDICATED INPUTS, 176 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码FQFP
封装等效代码QFP208,1.2SQ,20
封装形状SQUARE
封装形式FLATPACK, FINE PITCH
峰值回流温度(摄氏度)220
电源1.8/3.3,2.5 V
可编程逻辑类型EE PLD
传播延迟5.5 ns
认证状态Not Qualified
座面最大高度4.1 mm
最大供电电压2.625 V
最小供电电压2.375 V
标称供电电压2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度28 mm
Base Number Matches1

文档预览

下载PDF文档
MAX 7000B
®
Programmable Logic
Device
Data Sheet
September 2005, ver. 3.5
Features...
High-performance 2.5-V CMOS EEPROM-based programmable logic
devices (PLDs) built on second-generation Multiple Array MatriX
(MAX
®
) architecture (see
Table 1)
Pin-compatible with the popular 5.0-V MAX 7000S and 3.3-V
MAX 7000A device families
High-density PLDs ranging from 600 to 10,000 usable gates
3.5-ns pin-to-pin logic delays with counter frequencies in excess
of 303.0 MHz
Advanced 2.5-V in-system programmability (ISP)
Programs through the built-in IEEE Std. 1149.1 Joint Test Action
Group (JTAG) interface with advanced pin-locking capability
– Enhanced ISP algorithm for faster programming
ISP_Done bit to ensure complete programming
Pull-up resistor on I/O pins during in-system programming
ISP circuitry compliant with IEEE Std. 1532
f
For information on in-system programmable 5.0-V MAX 7000S or 3.3-V
MAX 7000A devices, see the
MAX 7000 Programmable Logic Device Family
Data Sheet
or the
MAX 7000A Programmable Logic Device Family Data Sheet.
Table 1. MAX 7000B Device Features
Feature
Usable gates
Macrocells
Logic array blocks
Maximum user I/O
pins
t
PD
(ns)
t
SU
(ns)
t
FSU
(ns)
t
CO1
(ns)
f
CNT
(MHz)
EPM7032B
600
32
2
36
3.5
2.1
1.0
2.4
303.0
EPM7064B
1,250
64
4
68
3.5
2.1
1.0
2.4
303.0
EPM7128B
2,500
128
8
100
4.0
2.5
1.0
2.8
243.9
EPM7256B
5,000
256
16
164
5.0
3.3
1.0
3.3
188.7
EPM7512B
10,000
512
32
212
5.5
3.6
1.0
3.7
163.9
Altera Corporation
DS-MAX7000B-3.5
1

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 998  1206  1856  410  2364  55  49  30  23  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved