电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

EPM7256BQC208-5N

产品描述EE PLD, 5ns, 256-Cell, CMOS, PQFP208, PLASTIC, QFP-208
产品类别可编程逻辑器件    可编程逻辑   
文件大小1MB,共76页
制造商Altera (Intel)
标准  
下载文档 详细参数 全文预览

EPM7256BQC208-5N概述

EE PLD, 5ns, 256-Cell, CMOS, PQFP208, PLASTIC, QFP-208

EPM7256BQC208-5N规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码QFP
包装说明FQFP, QFP208,1.2SQ,20
针数208
Reach Compliance Codecompliant
其他特性YES
最大时钟频率188.7 MHz
系统内可编程YES
JESD-30 代码S-PQFP-G208
JESD-609代码e3
JTAG BSTYES
长度28 mm
湿度敏感等级3
专用输入次数
宏单元数256
端子数量208
最高工作温度70 °C
最低工作温度
组织0 DEDICATED INPUTS
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码FQFP
封装等效代码QFP208,1.2SQ,20
封装形状SQUARE
封装形式FLATPACK, FINE PITCH
峰值回流温度(摄氏度)245
电源1.8/3.3,2.5 V
可编程逻辑类型EE PLD
传播延迟5 ns
认证状态Not Qualified
座面最大高度4.1 mm
最大供电电压2.625 V
最小供电电压2.375 V
标称供电电压2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度28 mm
Base Number Matches1

文档预览

下载PDF文档
MAX 7000B
®
Programmable Logic
Device
Data Sheet
September 2005, ver. 3.5
Features...
High-performance 2.5-V CMOS EEPROM-based programmable logic
devices (PLDs) built on second-generation Multiple Array MatriX
(MAX
®
) architecture (see
Table 1)
Pin-compatible with the popular 5.0-V MAX 7000S and 3.3-V
MAX 7000A device families
High-density PLDs ranging from 600 to 10,000 usable gates
3.5-ns pin-to-pin logic delays with counter frequencies in excess
of 303.0 MHz
Advanced 2.5-V in-system programmability (ISP)
Programs through the built-in IEEE Std. 1149.1 Joint Test Action
Group (JTAG) interface with advanced pin-locking capability
– Enhanced ISP algorithm for faster programming
ISP_Done bit to ensure complete programming
Pull-up resistor on I/O pins during in-system programming
ISP circuitry compliant with IEEE Std. 1532
f
For information on in-system programmable 5.0-V MAX 7000S or 3.3-V
MAX 7000A devices, see the
MAX 7000 Programmable Logic Device Family
Data Sheet
or the
MAX 7000A Programmable Logic Device Family Data Sheet.
Table 1. MAX 7000B Device Features
Feature
Usable gates
Macrocells
Logic array blocks
Maximum user I/O
pins
t
PD
(ns)
t
SU
(ns)
t
FSU
(ns)
t
CO1
(ns)
f
CNT
(MHz)
EPM7032B
600
32
2
36
3.5
2.1
1.0
2.4
303.0
EPM7064B
1,250
64
4
68
3.5
2.1
1.0
2.4
303.0
EPM7128B
2,500
128
8
100
4.0
2.5
1.0
2.8
243.9
EPM7256B
5,000
256
16
164
5.0
3.3
1.0
3.3
188.7
EPM7512B
10,000
512
32
212
5.5
3.6
1.0
3.7
163.9
Altera Corporation
DS-MAX7000B-3.5
1
TASKING PIN MAPPER 有用过么?怎么用的呢?视频看不懂
TASKING PIN MAPPER感觉功能很强大,可是不会用,有朋友用过吗?知道一下。 238380 这一步需要添加一个*.pincfg,是哪里来的? TASKING PIN MAPPER是一个单独的软件么?搞不懂,,现在知道AD ......
flying510 PCB设计
什么是过冲?如何解决高速电路信号过冲
 1,什么是过冲?   当较快的信号沿驱动一段较长的走线, 而走线拓扑上又没有有效的匹配时, 往往会产生过冲。过冲带来的问题主要是“1”电平高于接收端器件的输入最大电压值(V ......
fish001 模拟与混合信号
ISE14.7/Virtex 6 Error Map258
新手一枚,软件用的是ISE 14.7 ,板子是virtex 6运行的时候遇到了问题 ERROR:Security:12 - No 'xc6vlx240t' feature version 2013.10 was available (-5), so 'WebPack' may not be used. E ......
俊善 FPGA/CPLD
使用 QEMU 进行系统仿真(转)
转自http://www.ibm.com/developerworks/cn/linux/l-qemu/ 机器中的机器 QEMU 是一个面向完整 PC 系统的开源仿真器。除了仿真处理器外,QEMU 还允许仿真所有必要的子系统,如连网 ......
白丁 嵌入式系统
用芯币或E金币能收到POS机套件吗?
POS机套件确实是个好东西,但对于非营利性的DIY者,想利用它确实麻烦,看看投资吧 1、PCB板费。象AM3715这个CUS封装的,最起码需要4层板,一般六层。打样一次,不要埋孔也得一千多。 2、贴 ......
dontium 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1636  88  1825  2242  2034  32  10  1  25  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved