电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TRU050GBCNA-33.330MHZ

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小173KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

TRU050GBCNA-33.330MHZ概述

PLL/Frequency Synthesis Circuit,

TRU050GBCNA-33.330MHZ规格参数

参数名称属性值
是否Rohs认证符合
包装说明SOP,
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CDSO-G16
JESD-609代码e4
长度20.32 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
座面最大高度4.69 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式GULL WING
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.88 mm
Base Number Matches1

文档预览

下载PDF文档
TRU050
Complete VCXO based Phase-Locked Loop
Features
Output Frequencies to 65.536 MHz
5.0 V or 3.3Vdc Operation
Tri-State Output
Holdover on Loss of Signal Alarm
VCXO with CMOS Outputs
0/70° or –40/85°C Temperature Range
Ceramic SMD Package
RoHS/Lead Free Compliant
The TRU050, VCXO based PLL
Description
The VI TRU050 is a user-configurable crystal-
based PLL integrated circuit. It includes a digital
phase detector, op-amp, VCXO and additional
integrated functions for use in digital
synchronization applications. Loop filter software
is available as well SPICE models for circuit
simulation.
Applications
Frequency Translation
Clock Smoothing
NRZ Clock Recovery
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
Low Jitter PLL’s
Figure 1. TRU050 Block Diagram
Vectron International, 267 Lowell Rd, Hudson NH 03051-4916
Page 1 of 14
Tel: 1-88-VECTRON-1
Web:
www.vectron.com
Rev : 06Jan2006
FPGA设计系列视频教程(很详细~~)
fpga设计中顶层测试verilog模块(至芯科技fpga培训学院) http://www.tudou.com/v/7BrEfi3aVv0/&autoPlay=true/v.swf...
soso FPGA/CPLD
【CH579M-R1】+开发环境的构建与使用
热切期待中的开发板,终于乘着夕阳的霞光到来了!除了CH579M-R1开发板,还配有一条USB线,如图1所示。 498630 图1 开发板及配件 有了开发板,接下来重要的工作就是构建开发环境。C ......
jinglixixi 国产芯片交流
【BB大赛】第一辑——智能小车器件选型
用BBB来控制小车?看上去挺简单的,但做起来还是有点麻烦的。碰到的第一个问题就是如何为BBB增加眼睛----也就是我们说的摄像头。 无奈LINUX技术不精啊,还不能确定完全搞得定呢。于是相处了 ......
youki12345 DSP 与 ARM 处理器
去ti网站申请lm3s的样片能成功不?
去ti网站申请lm3s的样片能成功不?。有这种好事么...
citymoon 微控制器 MCU
VHDL绝佳学习网站!
朋友介绍的VHDL绝佳学习网站! http://www.vhdl-online.de/...
歹匕示申 FPGA/CPLD
关于线性汇编数组问题
有个嵌套的数组,比如 k =i jk =k*5+k*2 c=i 前面2个都好表示 关键是c=i 我想得出c =?用线性汇编该如何表示呢 本帖最后由 supermanytw 于 2012-6-18 15:37 编辑 ]...
supermanytw DSP 与 ARM 处理器

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2702  2352  1689  176  1083  41  14  1  13  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved