电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC887M000DG

产品描述LVPECL Output Clock Oscillator, 887MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC887M000DG概述

LVPECL Output Clock Oscillator, 887MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC887M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率887 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
windows CE6.0 R3 版本购买 和软件集成问题
我现在需要做一款汉语学习机,主要市场在国外,软件中用到的有浏览器(听说IE不好用),办公软件,邮件收发,flash播放器,IM软件,文本阅读器(txt,pdf,fb2,prc,epub,chm,html) 1,我用 ......
hjkl645 嵌入式系统
蚂蚁矿机BB_Black控制板折腾记
前段时间逛闲鱼,发现有人卖beaglebone black,价格只要30元一块,想当初我可是花了300大洋买的,心想是不是捡到大便宜了,再仔细一看,是蚂蚁矿机的控制板拆机件,也就是阉割版的BBB,心想 ......
dige 嵌入式系统
免费网盘已死,私有云是否会大获全胜
记得去年酷盘关闭了服务,今天看到新闻新浪微盘也要关闭服务。 网盘以免费使用来招徕客户,免费网盘出的事故也不在少数,比如某度的私人照片没有分享却能够被网盘搜索搜到,比如各大网盘的30秒 ......
白丁 聊聊、笑笑、闹闹
MSP430单片机C语言和汇编语言混合编程.pdf
...
乌合之众 微控制器 MCU
怎样删除同一网络上的全部布线?我用的是AD09
我想把地线全部换到底层,要删除原来的布线,一条条删太麻烦了。。。。有什么好方法么?一次删完... 我用的是AD09...
lzlnll PCB设计
控制GPRS模块做数据通讯需要加校验吗
现在在做用单片机控制GPRS模块与服务器进行数据通讯, 照理说GPRS模块现在已经比较成熟,而且相应的通讯协议底层应该也是有校验机制的, 不过从很多工程现象来说,还是会有误码,需要自己在应 ......
sint27 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1593  60  281  190  2683  25  13  21  27  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved