电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532AB000253BGR

产品描述LVPECL Output Clock Oscillator, 176.83816MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小2MB,共33页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

532AB000253BGR概述

LVPECL Output Clock Oscillator, 176.83816MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

532AB000253BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 176.09150 MHZ
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号532
安装特点SURFACE MOUNT
标称工作频率176.83816 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si532
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si532
求TC35外围电路连接图及收发短信源代码
求TC35外围电路连接图及收发短信源代码 !! 各位大虾帮帮忙吧,刚接触这东西,急需这些来熟悉熟悉,买了个TC35模块,想自己焊个板子玩下。 如果有的话,麻烦发我邮箱fjchen_ok@126.com ......
小百货 嵌入式系统
德州仪器CTO:智能楼宇未来发展四大趋势
试想一下,如果楼宇、仓库、机场、家庭住宅或工厂能够实现智能化和互联化,并且真正做到高能效和支持动态自我感知,这些改变将会为我们的工作生活带来怎样翻天覆地的变化?事实上,随着半导体行 ......
恒星 能源基础设施
bootloader
Msp430系列bootloader........
1021256354 微控制器 MCU
锁相环环路滤波器电路问题
如图所示,该锁相环电路VCOin的电压波形如右图所示,我需要得到的是该稳定的电压,如果把C18由0.1uf改成10uF,锁相环又不锁相了,输出电压一直为5V。需要如何选择滤波电容的参数来将该电压进 ......
anstxfw 模拟电子
启明云端分享:esp32c3阿里云连接测试步骤
1. 获取阿里云sdk 下载阿里云sdk git clone https://github.com/espressif/esp-aliyun.git 以 esp-aliyun\examples\mqtt\mqtt_example为例 以下命令必须使用自己的路径 cd ......
启明云端 嵌入式系统
[TI首届低功耗设计大赛]+寄存器版本的端口操作+led闪烁
本帖最后由 IC爬虫 于 2014-9-21 14:45 编辑 以前在开发MSP430的时候出来都没有使用过基于库的开发,都是直接操作寄存器完成的。在FR5969中官方提供了片内外外设的一下库函数,但为了 ......
IC爬虫 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1031  805  221  1161  968  57  41  34  53  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved