电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TRU050TFCGB16.896

产品描述Phase Locked Loop, CDIP16, ROHS COMPLIANT, HERMETIC SEALED, CERAMIC, DIP-16
产品类别模拟混合信号IC    信号电路   
文件大小173KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准  
下载文档 详细参数 全文预览

TRU050TFCGB16.896概述

Phase Locked Loop, CDIP16, ROHS COMPLIANT, HERMETIC SEALED, CERAMIC, DIP-16

TRU050TFCGB16.896规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vectron International, Inc.
零件包装代码DIP
包装说明ROHS COMPLIANT, HERMETIC SEALED, CERAMIC, DIP-16
针数16
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CDIP-T16
JESD-609代码e4
长度20.32 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度4.69 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
温度等级COMMERCIAL
端子面层GOLD OVER NICKEL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
TRU050
Complete VCXO based Phase-Locked Loop
Features
Output Frequencies to 65.536 MHz
5.0 V or 3.3Vdc Operation
Tri-State Output
Holdover on Loss of Signal Alarm
VCXO with CMOS Outputs
0/70° or –40/85°C Temperature Range
Ceramic SMD Package
RoHS/Lead Free Compliant
The TRU050, VCXO based PLL
Description
The VI TRU050 is a user-configurable crystal-
based PLL integrated circuit. It includes a digital
phase detector, op-amp, VCXO and additional
integrated functions for use in digital
synchronization applications. Loop filter software
is available as well SPICE models for circuit
simulation.
Applications
Frequency Translation
Clock Smoothing
NRZ Clock Recovery
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
Low Jitter PLL’s
Figure 1. TRU050 Block Diagram
Vectron International, 267 Lowell Rd, Hudson NH 03051-4916
Page 1 of 14
Tel: 1-88-VECTRON-1
Web:
www.vectron.com
Rev : 06Jan2006
linux上写的程序如何下载到无操作系统硬件上运行
问题有点怪怪。 开发实验箱是UPNET-2410 ,一般无操作系统开发在WINDOWS下用。ADS1.2进行编写代码。然后编译链接成elf再转BIN文件。最后通过串口下载到FLASH 现在我想在linux上编写代 ......
wucc007isyou Linux开发
为什么门输出加buffer,就可以增大扇出能力?
为什么门输出加buffer,就可以增大扇出能力? 在逻辑FPGA,设计中,经常有FAE或其他资料告诉我们,增加BUFFER,可以增大扇出能力。为什么吗? 其实这个问题可以这样来理解:逻辑门的灌电流 ......
eeleader FPGA/CPLD
16位单片机
老大们,谁能给提供个性能稳定点的16位单片机啊?我想用它来驱动触摸屏,不知道可不可以?谁能给点意见啊?...
wy3168 单片机
电源新人看这里!你想知道的都在这里,看完必有收获
电源版真是遍地玑珠啊!小管选了一批优秀的帖子,无论新人还是有一定经验的网友,这些帖子里肯定有你想了解的知识。不多说了,大家直接看吧。如果还有什么想看的内容,就在本帖后面跟帖,本版的 ......
高进 电源技术
GSM手机射频系统分析与研究(五)
GMSK调制在GSM系统中的优缺点分析 GMSK调制方式的改进,为了获取良好的通信质量(QOS),提高系统的冗余量,降低邻道干扰,在最大程度减小误码率BER,现在有一个矛盾就是在移动通信系统中降低临道 ......
JasonYoo 无线连接
什么是ADI实验室参考电路
 也许,这样的情景有些似曾相识:   工作责任越来越重;   涉及的系统和工程专业越来越广;   产品上市压力越来越大......   这表明,工程师们需要得到更好的帮助,而不是反复试验出 ......
天明 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2634  177  243  1980  691  25  47  31  34  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved