电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TRU050GHCHB-16.384MHZ

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小173KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

TRU050GHCHB-16.384MHZ概述

PLL/Frequency Synthesis Circuit,

TRU050GHCHB-16.384MHZ规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Vectron International, Inc.
包装说明SOP,
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CDSO-G16
JESD-609代码e4
长度20.32 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
座面最大高度4.69 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级COMMERCIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式GULL WING
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.88 mm
Base Number Matches1

文档预览

下载PDF文档
TRU050
Complete VCXO based Phase-Locked Loop
Features
Output Frequencies to 65.536 MHz
5.0 V or 3.3Vdc Operation
Tri-State Output
Holdover on Loss of Signal Alarm
VCXO with CMOS Outputs
0/70° or –40/85°C Temperature Range
Ceramic SMD Package
RoHS/Lead Free Compliant
The TRU050, VCXO based PLL
Description
The VI TRU050 is a user-configurable crystal-
based PLL integrated circuit. It includes a digital
phase detector, op-amp, VCXO and additional
integrated functions for use in digital
synchronization applications. Loop filter software
is available as well SPICE models for circuit
simulation.
Applications
Frequency Translation
Clock Smoothing
NRZ Clock Recovery
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
Low Jitter PLL’s
Figure 1. TRU050 Block Diagram
Vectron International, 267 Lowell Rd, Hudson NH 03051-4916
Page 1 of 14
Tel: 1-88-VECTRON-1
Web:
www.vectron.com
Rev : 06Jan2006
测试MSP430F1232自启动时间!!
请教各位朋友。现在用F1232 做一个电路并下载配置好了程序,但不知道如何测的出片子的自启动时间。希望大家帮忙指教!!!...
neal9431 微控制器 MCU
【TI DLP创意征集】+迷你随身床头投影仪
儿子2岁多,特别喜欢看动画片, 可手机看着伤眼,电视看着也不爽 如果有一个投影仪,投在天花板上 躺在床上看多舒服啊 当然这种淘宝也有, 不过不便携, 我希望的是,随时可以冲电,小巧 ......
fxyc87 TI技术论坛
Quenching the thirst of RF power amps and extending the life
State-of-The-Art in Efficient Linear PAsThere have been several techniques proposed to improve the average efficiency of linear PAs, and most notable are the dual PA (Doherty), env ......
fly 无线连接
HELPER2416开发板助学计划2-win8.1下的编译环境搭建
板子收到了,第一个是打算搭建编译环境,最简单的办法就是用光盘里的FC12镜像.那就需要我们搭建虚拟机. 1.虚拟机的选择. 虚拟机软件有很多,最常见的是微软的VMware和Oracle的VirtualBox.微软的 ......
shower.xu 嵌入式系统
请问单口ram可否用来进行时钟域隔离呢
一般看到的都是使用dpram或fifo进行时钟域隔离,可是今天例化了一下单口ram,发现单口的也可以有两个时钟,input clk, output clk,那请问这样是否可以用来做时钟哉隔离呢?input clk为源时钟域 ......
greenapl1985 FPGA/CPLD
初学者疑问
:) 如何使用keil vision2创建一个可以烧入proteus 的工程呢?小弟初学者 请各位前辈帮忙...
老高在这里 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1973  1608  371  1454  1582  1  36  46  12  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved