电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TRU050-TACGA-16M8960000

产品描述Phase Locked Loop, CDIP16, SMD-16
产品类别模拟混合信号IC    信号电路   
文件大小172KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准  
下载文档 详细参数 全文预览

TRU050-TACGA-16M8960000概述

Phase Locked Loop, CDIP16, SMD-16

TRU050-TACGA-16M8960000规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vectron International, Inc.
零件包装代码DIP
包装说明DIP,
针数16
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CDIP-T16
JESD-609代码e4
长度20.32 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度4.69 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级COMMERCIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
TRU050
Complete VCXO based Phase-Locked Loop
Features
Output Frequencies to 65.536 MHz
5.0 V or 3.3Vdc Operation
Tri-State Output
Holdover on Loss of Signal Alarm
VCXO with CMOS Outputs
0/70° or –40/85°C Temperature Range
Ceramic SMD Package
RoHS/Lead Free Compliant
The TRU050, VCXO based PLL
Description
The VI TRU050 is a user-configurable crystal-based
PLL integrated circuit. It includes a digital phase
detector, op-amp, VCXO and additional integrated
functions for use in digital synchronization
applications. Loop filter software is available as well
SPICE models for circuit simulation.
Applications
Frequency Translation
Clock Smoothing
NRZ Clock Recovery
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
Low Jitter PLL’s
Figure 1. TRU050 Block Diagram
Tel: 1-88-VECTRON-1
Web:
www.vectron.com
Page 1 of 14
Rev: 26Aug2008
Vectron International, 267 Lowell Rd, Hudson NH 03051-4916
sd卡fat文件系统谁能提供帮助
...
windstarcn stm32/stm8
挑战毫微安电流测量技术
对小电流的测量非常微妙。巧妙的模拟设计技术、正确的器件和设备都有助于测量。   要 点   小电流的测量面临物理限制与噪声限制。   早期的机械电表可分辨毫微微安级电流。   J ......
程序天使 测试/测量
gpio_dir 和gpio_pull的区别
如题,我知道他们的意思,但如果要说出他们的区别该怎么说呢? ...
pandy23 Linux开发
EDK生成bitstream时出现问题,求高手~
我是新手,目前正在学习用XILINX FPGA 嵌入式开发,昨天新装的ISE和EDK8.2。 在跑历程的时候,发现第一个最简单的实验update bitstream时候会停在 Using Flow File: E:/edk/lab/implementatio ......
liuada001 FPGA/CPLD
【低功耗】FPAG低功耗技术
英文资料 74526...
ddllxxrr FPGA/CPLD
运算放大器之开环增益
开环增益  大多数电压反馈(VFB)型运算放大器的开环电压增益(通常称为AVOL,有时简称AV)都很高。常见值从100000到1000000,高精度器件则为该数值的10至100倍。有些快速运算放大器的开环增益 ......
fish001 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2040  2854  2069  539  1316  36  47  52  32  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved