电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HB586M000DG

产品描述CMOS/TTL Output Clock Oscillator, 586MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HB586M000DG概述

CMOS/TTL Output Clock Oscillator, 586MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HB586M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率586 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教initial 问题
此贴已结贴 本帖最后由 lwj1861 于 2012-9-9 18:23 编辑 ]...
lwj1861 FPGA/CPLD
Linux&intel386操作系统群,欢迎加入。
各位好!Linux&intel386操作系统群 刚刚成立!欢迎各位高手加入共同学习!我们的目标是,透彻掌握linux在i386上的实现过程!做1位真正的高手!!您进入本群的条件是您必须掌握以下内容:掌握计 ......
xboy3721 Linux开发
两用玩具车。超酷!
这辆两用玩具车早在上世纪50年代就由两位德国设计师提出了设计想法。如今,一家公司看中了它在儿童玩具市场的广阔发展空间,经过改进,将其推入市场。它既可以当作玩具汽车,也可以将其翻转过来 ......
xyh_521 创意市集
经典书籍:宽带放大器设计
初次拜访,送份薄礼:Artech House出版的《Broadband Microwave Amplifiers》,大家共同进步。大派送了!!!...
随心 无线连接
收到瑞萨的R7F0C802X EASYSTART了,跑起来了。
本帖最后由 damiaa 于 2014-10-21 12:08 编辑 看这个小EZ-CUBE 和R7F08021-TB板,确实精致。但安装CUBESUITE确实花费时间啊,搞半天。 资料也难找,搞了很久才知道他是属于RL78内核的。 网 ......
damiaa 瑞萨MCU/MPU
菜鸟 STM8+IAR+ST-Link V2求教
最近刚刚收了一块STM8S105S4的开发板,还是ST官方出的,今天想搞一搞呢,谁知道连新建工程都搞不定,我使用的IAR版本是1.3的。{:1_122:}唉。。。。。。问题一:我在网上找了别人新建工程的资料 ......
MrKingMCU stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2756  1633  1431  943  927  56  33  29  19  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved