电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA428M000DGR

产品描述LVDS Output Clock Oscillator, 428MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA428M000DGR概述

LVDS Output Clock Oscillator, 428MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA428M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率428 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
实现低漏电流同时保证EMI性能的电源设计
实现低漏电流同时保证EMI性能的电源设计 在AC-DC开关电源中,漏电流最主要的来源是Y类电容。通过使用变压器屏蔽绕组或在输入级加入一个扼流圈,可以显著地降低Y电容的数值或在某些场合去除它, ......
破茧佼龙 电源技术
工程师如何缓解工作压力
工程师工作压力大是大家都公认的。随着技术更新周期缩短,压力越来越大,长期处于亚健康状态,弄不好再出现抑郁症状。 有的人认为看动画片,边看边傻笑达到舒缓; 有的人认为随意上网来舒缓; ......
nanofamily FPGA/CPLD
简谈自动化仪表的发展概况
  看到“仪表”两个字,人们很容易想到电流表、电压表、示波器等实验室中常用的测试仪器。本课程要讨论的不是这些通用仪表,而是讨论工业自动化中,特别是连续生产过程自动化中必需 ......
ybsell 工业自动化与控制
一个控制器是3.3v,用TLP521-4光耦转24v
一个控制器有5根线分别是GND、两个输入、两个输出,输入,输出怎么和TLP521-4光耦的三极管侧和二极管侧连接,求pcb原理图。 ...
121hhhhhh PCB设计
【T叔藏书阁】四轮驱动汽车结构图解
书名:《四轮驱动汽车构造图解》中文版作者:庄野欣司翻译:刘茵等出版社: 吉林科学技术出版社&香港万里机构 联合出版简介:目前,不仅一般轿车,甚至从轻型车到厢式车的几乎所有车中都有四 ......
tyw 下载中心专版
如何使用共享库??
就像在WIN下用LoadLibrary()下载模块;GetProcAddress()获得模块内的函数地址一样。请问VXWORKS下有什么函数或功能可以起到同样的动态加载效果?非常感谢。...
csw20066 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1212  1839  1439  216  2388  25  37  32  23  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved