电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA399M000DG

产品描述LVDS Output Clock Oscillator, 399MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA399M000DG概述

LVDS Output Clock Oscillator, 399MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA399M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率399 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
问一个弱弱的问题,430的io高低电平电压是多少
430的io高低电平电压是多少???...
jetlin1992 微控制器 MCU
十二星座写作业
白羊宝宝:老师居然布置这么难的作业……我不做了!!(一边大叫一边撕书发泄不满情绪……) 金牛宝宝:真难啊!不过我就不信做不出来,就算熬夜我也要把答案想出来!!(的劲儿上来的时候谁都 ......
shuangshumei 聊聊、笑笑、闹闹
【活动讨论2】低功耗仪表
ailover2001提到可以开一个开源仪表专区,有兴趣的朋友们举个手,咱们讨论讨论DIY一个什么样的仪表!现在还是讨论阶段,大家随意说吧...
wstt 微控制器 MCU
stm32 fsmc 读写NAND Flash的性能问题
本人首次使用stm32f103做项目,由于有大容量存储的需求,准备用fsmc来外扩nand flash。有一个问题不大确定,特请教各位大侠fsmc外扩nand的读写速度如何?nand的ecc这些是fsmc硬件就支持,还是需 ......
bluehacker 微控制器 MCU
请教搞硬件方面的高手:我的研究生定向问题,不甚感激!
各位硬件达人,我现在是研一,现在面临选向的问题,本科是自动化(并非电气自动化,就是传说中的“万金油”的那个自动化专业),研究生我没有报双控,报的是模式识别与智能系统(我是在研究所读 ......
lnsbb2008 嵌入式系统
软件测试经典资料大推荐(三十)--测试驱动的嵌入式C语言开发
软件测试经典资料大推荐(三十)--测试驱动的嵌入式C语言开发 程序员之间流传着这样一句顺口溜:有人喜欢创造世界,他们做了开发者;有的人喜欢开发者,他们做了测试员。 什么是软件测试? ......
tiankai001 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2006  2201  118  2440  2622  11  9  46  59  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved