电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC145M000DG

产品描述CMOS/TTL Output Clock Oscillator, 145MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UC145M000DG概述

CMOS/TTL Output Clock Oscillator, 145MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC145M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率145 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
点对点无线网络传输
点对点无线传输,顾名思义就是无线网络的桥接;无线网桥点对点为无线传输方式之一 ,即Wbridge Point to Point。 访问接入点对在它的BSS(基本服务集)中的无线工作站仍起到一个中心控制器的 ......
一世轮回 无线连接
请教各位对ce6.0源码结构了解的比较深入的高手们
请教各位高手,我发现在ce6里,ce6桌面窗口的创建以及消息处理函数是放在 \WINCE600\public\wceshellfe\oak\TASKMAN\mindeskt.cpp这个目录下面. 消息处理函数是 LRESULT CALLBACK Desktop_WndP ......
xmmant 嵌入式系统
医疗设备上的TFT彩色液晶屏显示界面
46510给大家参考下 想了解可以caoyi_027@163.com我...
gxkj001 医疗电子
平头哥开发板初步试用之HELLO WORLD输出
首先非常开心能获得平头哥的这次试用机会,(同时也吐槽一下EEWORLD的发帖没有保存功能,编辑了半天不小心点到上方标签栏瞬间就化为乌有了)首先我们来看下这款开发板的硬件功能,板子的做 ......
luokuipeng 玄铁RISC-V活动专区
Nicrosystem Freescale Kinetis教程---MPU的功能
这是另一篇kinetis教程,关于arm cortex m4的MPU89134...
bluehacker NXP MCU
vxworks5.5和6.4内存属性配置疑惑,马上结贴!
使用的CPU是支持MMU功能的 bsp目录下syslib.c中 sysPhysMemDesc数组进行内存地址转换和内存属性的配置 在5.5的版本中上面数组变量内存属性一般为:cash,可写,以及buffer或unbuffer属性 疑 ......
lxg69 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1996  2309  2264  2664  567  30  20  58  12  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved