电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531PC108M000DGR

产品描述CMOS Output Clock Oscillator, 108MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531PC108M000DGR概述

CMOS Output Clock Oscillator, 108MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531PC108M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率108 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI图形库实现用户界面液晶屏幕卡死问题解决了!
最近在玩LM3S9B92这块芯片,在通过TI图形库实现一个用户界面,想在界面上添加些按钮控件实现几个界面间的切换,并动态显示数据。 但是,现在的问题是,每当我按下按钮控件,界面就卡死的问题, ......
zhoouauruheng 微控制器 MCU
线路板制造流程简介
线路板制造流程简介,希望能给大家带来帮助...
zoubo8853 PCB设计
Google Glass 正式开放 体验购买申请
还记得Google 谷歌的里程碑式的产品Google Glass吗?内置GPS、动作传感器、摄像头等,可以指路、好友互动、拍照和拍摄视频,并与Google其他服务紧密集成,更是增加现实体验感,关于它具体能做什 ......
wstt 创意市集
流动站开发板介绍:超低功耗的python板
首先要感谢 @dcexpert版主捐赠开发板。下面是这个板子的简要介绍: pybL系列开发板,超低功耗,支持micropython/python/C/C++编程,适合电池供电应用。 主要特点: ......
高进 单片机
C-STAT發現之問題
本帖最后由 RexK 于 2015-8-14 13:51 编辑 210492 請教高手 我的執行C-STAT時,發生警示是否需要理會, 還是這代表會發生甚麼錯誤 ADC12CTL0 &=~ 0x0002; ADC12MCTL0 = 0x00; ......
RexK 微控制器 MCU
为什么FIQ模式没有得到广泛应用
1、一般的嵌入式芯片,只有主流程和中断两类优先级事件。为什么ARM在某些芯片上开发了FIQ模式? 2、一般操作系统,通过定时器中断进行任务管理,从而实现多优先级任务。如果支持FIQ模式,也能 ......
yingfei1a2 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 68  2025  2628  242  1466  14  17  18  5  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved