电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA221M000DGR

产品描述LVDS Output Clock Oscillator, 221MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA221M000DGR概述

LVDS Output Clock Oscillator, 221MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA221M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率221 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问那位大侠知道CDMA1x, EVDO是什么网络与TD_SCDMA,WCDMA ,CDMA2000什么关系
请问那位大侠知道CDMA1x, EVDO是什么网络与TD_SCDMA,WCDMA ,CDMA2000什么关系...
shamuwhale 嵌入式系统
毫欧级电阻测试要求
有没有对电阻测试比较熟悉的? 毫欧级电阻测试有没有要求(恒流驱动四线法)恒流1A这个标准? ...
呜呼哀哉 模拟电子
基本焊接技术及维修方法
1 34182...
huang0909 嵌入式系统
关于ADCON0和ADCON1
想请教一下各位大神,为什么ADCON0的CHS2:CHS0已经选择了AD通道,为什么还要ADCON1的PCFG3:PCFG0去配置这些通道,感觉这有些多此一举。就是多了两个参考电压,而且它本身就已经有直接用电源电平 ......
windirection NXP MCU
单片机IO口设计技巧
一、IO输入设计技巧 01:按键输入口等容易ESD侵入的线路上应预留电阻或电容位置,必要时添加元器件以增强系统抗ESD能力; 02:设定芯片内部上拉电阻,防止悬浮时的信号侦测错误; 03: ......
可乐zzZ 单片机
TI 新年征文+与电源芯片LM22676的那点事儿
本来想写个LM22676的帖子记录下的,可是看到这个活动,所以就以此为主题正好参加活动吧。。。。。 说明:因为我们产品的板子上,有几个板子的电源部分有个片子使用的是TD7580,但是这个 ......
huaiqiao TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1680  1843  494  295  2798  42  33  32  46  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved