电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA312M000DG

产品描述LVPECL Output Clock Oscillator, 312MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA312M000DG概述

LVPECL Output Clock Oscillator, 312MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA312M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率312 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
驱动这种OLED屏 ,对主控芯片有何要求?
哪个坛友知道的 麻烦讲一下。之前的芯片是51内核的,屏幕是段码屏,现在想换成OLED屏幕,我感觉芯片会驱动不了OLED,整个方案得改。驱动这种OLED屏 ,对主控芯片有何要求? ...
QWE4562009 分立器件
【CH579M-R1】+A/D采集与传感器使用(2)
模拟信号型的传感器,按用途分则有多种,如气体传感器、温度传感器、压力传感器、光线传感器、土壤湿度传感器及火焰传感器等。 1. 光线检测 光线检测其的整体构成如图1所示,它是采用光敏 ......
jinglixixi 国产芯片交流
为啥中断没作用啊
177133 eeworldpostqq...
欢欢喜喜 微控制器 MCU
请教大家关于zigbee在建筑业中应用的问题!
请教大家一个问题,目前我们想采购一些zigbee设备用于高校科研,做将ZIGBEE用于施工现场无线监控方面的研究,由于施工现场是个复杂的工作环境,各项工作交错进行,我们主要想用于施工现场劳动力 ......
huaxiaxixi 无线连接
【PSoC4】略有点小坑爹,Creator安装文件夹下的 温度传感器例程是有问题的
安装路径下 C:\Program Files (x86)\Cypress\PSoC Creator\2.2\PSoC Creator\examples\sampleprojects 下面的 这个例程 ADC_SAR_Seq_DieTemp_PSoC4 我想看看那它的 SARADC中断服务函 ......
辛昕 单片机
DC降压线路中两路不同的功率电感会相互影响吗?
DC-DC降压需要分为两路,每路都要用到一个降压芯片和电感,且输出不同的电压,由于PCB尺寸的原因这两个电感会并排在一起,请问这两个电感会相互影响吗?...
gh131413 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2387  2548  1684  1913  1947  49  52  34  39  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved