电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC1221M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1221MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC1221M00DG概述

CMOS/TTL Output Clock Oscillator, 1221MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC1221M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1221 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WEBENCH 设计工具资料大全包括视频教程
参加参与三重好礼精彩送不停活动的同学们注意了,这里有最好的WEBENCH设计工具中文教程和实况演示 (视频) WEBENCH 设计工具简介(WEBENCH 架构设计工具及WEBENCH设计工具的具体资料) WEBENCH ......
qwqwqw2088 模拟与混合信号
大家帮忙分析分析-程序为什么变慢了
程序运行一天,变慢了,我查看系统内存,基本和开机时占用内存差不多,大概多了1M左右,应该不是内存泄露的原因。 我用的系统是wince5,win32的视频游戏程序,程序在不停的播放视频,我用一 ......
stronghui 嵌入式系统
请问大家有什么MIPI的中文资料推荐吗?
如题,最近正在学习这方面的知识,除了一些基本名词的解释,找到的资料全是英文的,累觉不爱,那么有哪些中文资料推荐呢? ...
renyaozh FPGA/CPLD
给初学单片机的40个实验
里面的例程使用汇编写的,还有51单片机的汇编指令,有兴趣的看看 33320...
zhangkai0215 电子竞赛
你的创意从哪里来?
创意与创新是一个备受关注的话题。虽说中国制造业在全球处于产业链的低端,许多工程师也常常被批评为只会做一些模仿和反向设计之类的低级工作。但中国工程师的群体极为庞大,这中间也绝对存在着 ......
jidang DSP 与 ARM 处理器
图片中的两个电路,哪个滤波效果好呢
从别的地儿看见有人在讨论的电路,也想拿来跟大家讨论,图中哪个电路滤波效果好呢? eeworldpostqq...
kevin.di 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1052  1920  1812  153  912  29  42  58  35  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved