电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC1410M00DGR

产品描述LVDS Output Clock Oscillator, 1410MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC1410M00DGR概述

LVDS Output Clock Oscillator, 1410MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC1410M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1410 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32F103 ADC采用快速交叉模式没达到2M采样率
用ADC1和ADC2采用快速交叉模式 单通道采集数据,可最后还是仅仅达到了1M的采样率,ADC1和ADC2均采用了软件触发,并且两路ADC都采集到了数据,我想问一下怎样才能达到2M呢,编了好几天了,求大神 ......
JERRR stm32/stm8
stm32f4xx参考手册分享中文版
学习stm32f4xx的同学们可以先看看stm32f4xx参考手册中文版,有助于你对各个函数的理解。 ...
电子-------- stm32/stm8
multisim10中的ADC的链接问题?奇怪!
事情是这样的:我用MULTISIM10搭了一个这样的电路(是照着multisim7的例子搭的),前天我在multisim7上运行没有问题,(我记的是),但是为什么我在multisim10上运行,ADC什么反应都没有,当然 ......
knightszsz FPGA/CPLD
pads中,无线鼠标中键 可以 放大缩小 吗 ?
本帖最后由 yhye2world 于 2017-7-29 17:32 编辑 pads中,有线鼠标 按住 中键 上下移动,可以放大、缩小; 而 无线鼠标 的中键 却不行 。 请问,这是 怎么回事 ? 谢谢 ! ...
yhye2world PCB设计
有用过夏普128*128的液晶屏吗,虚心求教
有用过夏普128*128的液晶屏吗,虚心求教 ...
xushun716 微控制器 MCU
高频电源变压器磁芯的设计原理
1 引言 电子信息产业的迅速发展,对高频开关式电源不断提出新的要求。据报导,全球开关电源市场规模已超过100亿美元。通信、计算机和消费电子产品是开关电源的三大主力市场。庞大的开关电源 ......
feifei 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1924  2308  568  296  268  32  36  45  50  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved