电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA248M000DG

产品描述CMOS/TTL Output Clock Oscillator, 248MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA248M000DG概述

CMOS/TTL Output Clock Oscillator, 248MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA248M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率248 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
零知模块新品 SPI接口CAN总线模块扩展板 附使用示例
零知模块新品-SPI接口CAN总线通信模块上线,顺便教你学会如何使用! (高手慎入) 438498 板上资源:S1 为系统复位按键,CAN接线口为5.08的接线端子,方便接线。 CAN总线控制器芯片: ......
roc2 stm32/stm8
ad630的检波电路,求指点
用multisum仿真的时候,出来的波形是好的,但实际电路按照他来搭的时候,总出现这种情况,被拉低了,求解啊...
paion ADI 工业技术
弱弱问一个,AVR中的熔丝是不是只可编程一次?
小弟初学AVR,改了一下有关时钟源的熔丝位,发现写进去的程序都不正常了,延时程序无效,但IO操作似乎正常,是不是改错了熔丝的缘故?...
wljmm Microchip MCU
闲置了一块FPGA开发板,altera cycloneIV,要转
本帖最后由 googe 于 2015-4-27 17:11 编辑 如题,兴趣转移了,所以准备把手里的FPGA开发板转了,已挂淘宝: http://2.taobao.com/item.htm?spm=2007.1000622.0.0.sIe5iZ&id=44996295445 ......
googe 淘e淘
EVC中设断点怎么有错了 ,
我用EVC做个工程,全速运行时就可以了,但不能设断点了,one or more breakpoints could not be moved and have been disabled。 各位大虾帮帮忙了 小女子先谢谢了哈 ...
dise2a 嵌入式系统
C8051FO6数据采集的问题程序
我用c8051f064做个简单的数据采集程序,,采用DMA方式将AD转换的数据存于片内XRAM中,程序如下,其中部分引用例程,但程序好象还是有问题,怎么调试都没有数据采进来.请高手帮忙指点下,谢谢! #incl ......
timehyh 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 186  526  2786  1775  2548  45  53  57  16  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved