电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB257M000DG

产品描述CMOS/TTL Output Clock Oscillator, 257MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB257M000DG概述

CMOS/TTL Output Clock Oscillator, 257MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB257M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率257 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
步进电机驱动器高集成度芯片TB6560AHQ,详细功能优势说明
北京时代超群电器科技有限公司是东芝芯片中国北方地区的总代理,常备现货并提供技术支持,为解决目前市场供货中存在的种种不规范现象,现将东芝2009年主推芯片TB6560AHQ订货流程介绍如下: 1、 ......
eifshine 单片机
R329开发板的初步认知——系统
R329开发板的初步认知——系统 在上周的报告(https://bbs.eeworld.com.cn/thread-1179439-1-1.html)报告中,已经装好了系统,并且可以正常启动。本篇试图进一步学习一下这个定制 ......
tobot 国产芯片交流
【TI新年献礼】第二波——TI Stellaris应用搜集令!
本次活动系 【TI 新年献礼】你是Stellaris控?快来抢iPad、iTouch! https://bbs.eeworld.com.cn/thread-225037-1-1.html 总活动之二,期待搜集大家在设计中TI Stellaris的应用产品秀。 ......
EEWORLD社区 微控制器 MCU
wince6的GPIO操作?
wince6的驱动中,除了用DrvLib_MapIoSpace映射gpio,然后进行读写外还有其他方法吗? 1 #define rGPECON (*(volatile unsigned int *)?????) 类似这样定义一个IO然后直接读写好像在驱 ......
mrking0105 嵌入式系统
如何写程序到U盘来形成一个引导扇区,使之可以在裸机上运行?
对于软盘来说可以把代码写到软盘的0面0磁道1扇区,并以0XAA55结束,这样BIOS就会认为它是一个引导扇区,从而执行这段代码。 那么对于U盘来说(假设主板支持U盘启动),那么是否可以同样的把代 ......
ysbqw 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2447  1266  1285  1778  2473  42  3  58  39  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved