电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA1073M00DG

产品描述LVPECL Output Clock Oscillator, 1073MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA1073M00DG概述

LVPECL Output Clock Oscillator, 1073MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA1073M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1073 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
xc8-v1.31
谁用过PIC单片机的xc8-v1.31C语言编译器啊,与HI TECH PICC有什么区别啊...
xzfx Microchip MCU
help: mkboot错误
软启动制作时,mkboot b: bootrom 不能执行 显示“应用程序已试着 直接访问硬盘,但仍无法支持。其可能导致应用程序的功能出错。选择‘关闭’终止应用程序。” 刚上手 不知道怎么就这样了 ......
matin 嵌入式系统
下拉菜单问题?
在选下拉菜单的选项时,要在前面打钩,我用这句话 m_pMenu->CheckMenuItem(IDM_GRADE1, MF_BYCOMMAND | MF_CHECKED); 怎么没反应(是Wince的),想问各位高手是怎么回事?先谢了...
hongrui 嵌入式系统
界面美化问题
请问大家是如何美化自己开发的基于windows mobile的应用程序的界面的呢?包括使用c++和c#?希望大家指点,谢谢大家!...
nmylx 嵌入式系统
2013年国赛之2——历届试题汇总、试题分析、设计文档!
历届试题汇总 2013年全国大学生电子设计竞赛 历届试题汇总! >>2012十五省大学生电子设计竞赛 >>1994年到2009年历届全国电子大赛试题 >>1994~2009,历届全国大学生电子设计竞赛题 ......
EEWORLD社区 电子竞赛
宅人周末出行计划征集......
太久习惯了周末在忙忙碌碌中度过, 忙着一些琐碎的生活小事; 忙着游走于亲戚之中; 忙着参加各式各样规定的活动; 即使最不忙的时候 也要忙着把一周的觉给补过来...... 这周末的时间 ......
soso 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 764  2071  1876  1997  2286  40  22  53  44  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved