电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC530M000DG

产品描述CMOS/TTL Output Clock Oscillator, 530MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC530M000DG概述

CMOS/TTL Output Clock Oscillator, 530MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC530M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率530 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32iap引导怪现象,版主帮看下?
我按官方的例子把IAP烧写进去,用IAP和串口对应用程序的bin也可以写入Flash正常,但是复位后运行hardfault。而如果我直接用IAR把.out文件写进去,也用这个IAP引导可以正常进入。这说明IAP ......
x02004514 stm32/stm8
这里有一份沉甸甸的硬货!你要找的电机知识大全在这里!
本帖最后由 电机知多少 于 2018-10-22 16:54 编辑 383803电机,在设备领域无处不在。 电机类型、软启动方式,选型步骤,损坏原因方式处理方法,优劣电机区别在哪.....这一个个问题都是电机 ......
电机知多少 电机控制
模拟电子技术重难点讲解分析
因而必须指明本课程是一门技术基础课,着重“技术”二字。在定性分析,搞清概念的基础上,进行定量估算。由于半导体器件参数的分散性,存在 较大的偏差,电阻、电容等元件一般有±5%以上的误差 ......
fish001 模拟与混合信号
查了下ST网站上的美金参考价,估计新的F207可能会卖到70-80rmb
我是想用207替代目前使用的107vc的,现在的107,flash最大只有256k,内存64k,引脚最大100pin,又支持以太网,跑个OS+ucGUI,再加tcp/ip协议栈的话,资源实在是紧张。 207是非常理想的,可 ......
taaag stm32/stm8
我们的AVR--ATmega128L
讨论一下怎么学好ATmega128L。。。...
tongyuan2007 Microchip MCU
我国3G人才缺口将达50万
未来两三年,中国将进入3G基础建设的高峰期,但在大众关注的3G上马时间、3G牌照发放的背后,有更多基础建设与测试需要作好准备。从目前情况看,国内对于3G的关注,出现了冷热不均的现象。设备厂 ......
mdsfnsa 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2277  2508  33  313  1419  11  30  15  18  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved