电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PUMA77E4001M-12

产品描述EEPROM, 128KX32, 120ns, Parallel, CMOS, CQMA68, CERAMIC, PACKAGE-68
产品类别存储    存储   
文件大小173KB,共15页
制造商Force Technologies Ltd
下载文档 详细参数 全文预览

PUMA77E4001M-12概述

EEPROM, 128KX32, 120ns, Parallel, CMOS, CQMA68, CERAMIC, PACKAGE-68

PUMA77E4001M-12规格参数

参数名称属性值
零件包装代码QMA
包装说明,
针数68
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
最长访问时间120 ns
其他特性CAN ALSO BE CONFIGURED AS 512K X 8
备用内存宽度16
JESD-30 代码S-CQMA-G68
内存密度4194304 bit
内存集成电路类型EEPROM
内存宽度32
功能数量1
端子数量68
字数131072 words
字数代码128000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织128KX32
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装形状SQUARE
封装形式MICROELECTRONIC ASSEMBLY
并行/串行PARALLEL
编程电压5 V
认证状态Not Qualified
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式GULL WING
端子位置QUAD
Base Number Matches1

文档预览

下载PDF文档
128K x 32 EEPROM Module
TIGA 2E4001 -12/15/20
TIGA 6E4001/A/B -12/15/20
TIGA 7E4001/A/B -12/15/20
Description
Available in PGA (TIGA 2), JLCC (TIGA 1/6) and
Gullwing (TIGA 7) footprints, the TIGA **E4001 is
a 4 Mbit EEPROM module user configurable as
128K x 32, 256K x 16 or 512K x 8. Available with
access times of 120, 150 and 200ns, the device
features hardware and software data protection,
10,000 cycle Write/Erase capability and 10 year
data retention time.
Several pinout variants of the TIGA 6/7 are
available
including single and multiple WE variants
Parts may be screened in accordance with MIL-
STD-883
Features
• 4 Megabit EEPROM module.
• Access Times of 120/150/200 ns.
• Output Configurable as 32/16/8 bit wide.
• Upgradeable footprint
• Operating Power
1600/ 830/ 445 mW (Max).
Low Power Standby
2.2 mW (Max).
• Byte and Page Write (128 Bytes) in 5ms typical with
DATA Polling and Toggle bit indication of end of
Write.
• Hardware and Software Data Protection.
• TIGA 2 - 66 pin Ceramic PGA.
• TIGA 6 - 68 Lead Ceramic JLCC. TIGA 1-Plastic
• TIGA 7 - 68 Lead Ceramic Gullwing.
• May be screened in accordance with MIL-STD-883.
• 100,000 W/E cycle endurance option
Block Diagram
TIGA 2E4001, 6E4001A /B and 7E4001A/B
Block Diagram
TIGA 6E4001 and 7E4001
A0~A16
OE
WE4
WE3
WE2
WE1
A0~A16
OE
WE
128K x 8
EEPROM
128K x 8
EEPROM
128K x 8
EEPROM
128K x 8
EEPROM
CS1
CS2
CS3
CS4
D0~7
D8~15
D16~23
D24~31
128K x 8
EEPROM
128K x 8
EEPROM
128K x 8
EEPROM
128K x 8
EEPROM
CS1
CS2
CS3
CS4
D0~7
D8~15
D16~23
D24~31
Pin Functions
A0~A16
CS1~4
OE
GND
Address Input
Chip Select
Output Enable
Ground
D0~D31
WE1~4
Vcc
Data Inputs/Outputs
Write Enables
Power (+5V)
最新cadence(allegro)视频教程
本人从朋友那里得到一份cadence(allegro)视频教程15.5板本,是一个培训班的内部视频讲义,清晰度很高,很具体详细,是自学的好资料。如果您没时间看书或者想很快学会allegro的话就请联系:1378 ......
feixue112 嵌入式系统
晒WEBENCH设计的过程+电感感应Position (Coil) 设计
用WH设计一个有趣的电感感应电路Position (Coil),详细设计步骤如下:...
hanskying666 模拟与混合信号
【2022得捷电子创新设计大赛】物料开箱-STM32H745I-DISCO
本帖最后由 lansebuluo 于 2022-6-19 18:47 编辑 首先很高兴能够入围得捷的这次活动,感谢评委,更感谢lightxixi美女,耐心帮助我解决了购买和缺货的问题。 收到开发板有一个星期了, ......
lansebuluo DigiKey得捷技术专区
时钟的触发时序执行时间?
最近在学习FPGA方面知识,对时钟触发有了了解,但有好多问题有些不明白。希望大虾解释 如: always(posedge CLK) begin //执行任务块 end 假如时钟的周期为50nS,占空比50%;所执行的任 ......
ydcman FPGA/CPLD
Altium Designer 使用
Altium Designer 使用 —— 快速制作原理图封装当制作引脚数比较多的器件的原理图封装时,可以使用AD提供的“smart grid insert”功能快速制作原理图封装库。本文以制作K9F1G08为例,进行简单说 ......
tx_xy PCB设计
TI蓝牙协议栈1.3.2下怎么添加一个外设事件
在TI蓝牙协议站下1.3.2怎么添加人体感应模块来控制LED的两灭,怎么触发事件?新手求助 ...
lejing123 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 662  87  2374  1157  2397  21  7  11  18  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved