电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB63M0000BG

产品描述LVPECL Output Clock Oscillator, 63MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB63M0000BG概述

LVPECL Output Clock Oscillator, 63MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB63M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率63 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
在verilog hdl中,既然while,repeat,forever语句不能被综合,那还有什么用呢?
哪位大侠能伸出援手吗?我是新手,实在不明白:在verilog hdl中,既然while,repeat,forever语句不能被综合,那还有什么用呢?还有,我要编一段小程序,循环16次,中途如果某个触发条件满足,就 ......
pengwenxue FPGA/CPLD
WEBENCH设计怎么修改元件参数?
本帖最后由 dontium 于 2014-6-30 18:10 编辑 在WEBENCH的电源 -- DCDC设计中,打开电路图时,如图,提示点击修改元件参数, 156148 但是点击后,怎么也没办法修改,因为没有输 ......
dontium 模拟与混合信号
奇葩的一万亿次,who cares?
今天看到一个产品新闻——富士通半导体推可擦写1万亿次1Mb FRAM内存器件。一万亿次、1Mb……非常强烈对比的数据,见惯了大容量存储,这种小容量的内存谁在用啊?一万亿次擦写,真有人care吗? ...
frankuly 无线连接
CPU芯片测试技术资料
CPU芯片测试技术 ...
环境试验箱 国产芯片交流
程控音频OCL功率放大器
本帖最后由 paulhyde 于 2014-9-15 09:20 编辑 我们老师让我们做这一个,有没有高手帮帮忙!不胜感激!!! ...
guoguizhi123 电子竞赛
新手求助,谢了
毕业设计选的是单片机,前几天老师就给了一块msp430,可是我以前只学过C51,这几天在网上看了蛮多资料了,还是有好多不明白的,我做的触摸屏控制TFT显示的,唉。。大神能帮忙答疑解惑吗??再次 ......
oicq 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1511  2730  535  1281  2484  40  50  51  48  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved