电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA627M000DGR

产品描述LVPECL Output Clock Oscillator, 627MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA627M000DGR概述

LVPECL Output Clock Oscillator, 627MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA627M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率627 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LM-R920 多通道微功率嵌入式无线数传模块
LM-R920 模块是高度集成半双工微 功率无线数据传输模块,其嵌入高速单 片机和高性能射频芯片,编码采用高效 的循环交织纠错码,抗干扰和灵敏度都 大大提高,最大可以纠24bit连续突发 ......
jek9528 机器人开发
论坛使用过程中一个不方便的地方
经常用eeworld,发现这里网友的热情都很高,而且管理员都很负责,社区的问题都及时得到了解决。这不是虚晃之言,前几天管理员还给我打来电话,询问我在论坛上曾经出现过的一个问题,当时让我很 ......
邶风 为我们提建议&公告
单片机资料宝典
单片机资料宝典.,学习单片机相当OK的典籍哦...
euler86xx 单片机
不可不看的职场故事
如下职场故事将告诉我们,职场的一切得失都是渺小的,没有人会在临死的时候,后悔自己没有多花点时间在办公室工作。追求快乐和平安幸福,才是人的一生中最重要的事情。  (1)有一次,一个老强 ......
eeleader 工作这点儿事
Wi-Fi 6E?还不用着急!
这个Wi-Fi 6E到底是个啥?怎么有期待的,有取消的?在介绍这个新概念的同时,咱们也顺便解答一些老问题。比如,家里的宽带明明已经让运营商给升级到了200M、500M甚至1000M了,怎么网速还是这么 ......
兰博 无线连接
如何实现 系统设计中不同IP CORE 时钟同步?
如何实现 系统设计中不同IP CORE 时钟同步? 在片上系统设计中,调用不同IP CORE ,由于不同IP CORE 对时钟要求不同,怎样才能使这些IP CORE 时钟全同步?...
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 464  960  699  2123  2776  53  35  49  36  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved