电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962L0053604VYA

产品描述Standard SRAM, 512KX8, 20ns, CMOS, CDFP36, CERAMIC, DFP-36
产品类别存储    存储   
文件大小139KB,共16页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962L0053604VYA概述

Standard SRAM, 512KX8, 20ns, CMOS, CDFP36, CERAMIC, DFP-36

5962L0053604VYA规格参数

参数名称属性值
零件包装代码DFP
包装说明QFF,
针数36
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
最长访问时间20 ns
JESD-30 代码R-CDFP-F36
JESD-609代码e0
长度25.4 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-40 °C
组织512KX8
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QFF
封装形状RECTANGULAR
封装形式FLATPACK
并行/串行PARALLEL
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度2.98 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层TIN LEAD
端子形式FLAT
端子节距0.5 mm
端子位置DUAL
总剂量50k Rad(Si) V
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
QCOTS
TM
UT9Q512E 512K x 8 SRAM
Data Sheet
April 11, 2007
FEATURES
20ns maximum (5 volt supply) address access time
Asynchronous operation for compatibility with industry-
standard 512K x 8 SRAMs
TTL compatible inputs and output levels, three-state
bidirectional data bus
Typical radiation performance
- Total dose: 50krads
- SEL Immune 110 MeV-cm
2
/mg
- SEU LET
TH
(0.25) = 52 cm
2
MeV
- Saturated Cross Section (cm
2
) per bit, 2.8E-8
-<1.1E-9 errors/bit-day, Adams 90% worst case
environment geosynchronous orbit
Packaging:
- 36-lead ceramic flatpack (3.831 grams)
Standard Microcircuit Drawing 5962-00536
- QML Vand Q compliant part
INTRODUCTION
The QCOTS
TM
UT9Q512E Quantified Commercial Off-the-
Shelf product is a high-performance CMOS static RAM
organized as 524,288 words by 8 bits. Easy memory expansion
is provided by an active LOW Chip Enable (E), an active LOW
Output Enable (G), and three-state drivers.
Writing to the device is accomplished by taking Chip Enable (E)
input LOW and Write Enable (W) inputs LOW. Data on the eight
I/O pins (DQ
0
through DQ
7
) is then written into the location
specified on the address pins (A
0
through A
18
). Reading from
the device is accomplished by taking Chip Enable (E) and
Output Enable (G) LOW while forcing Write Enable (W) HIGH.
Under these conditions, the contents of the memory location
specified by the address pins will appear on the I/O pins.
The eight input/output pins (DQ
0
through DQ
7
) are placed in a
high impedance state when the device is deselected (E) HIGH),
the outputs are disabled (G HIGH), or during a write operation
(E LOWand W LOW).
Clk. Gen.
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
Pre-Charge Circuit
Row Select
Memory Array
1024 Rows
512x8 Columns
I/O Circuit
Column Select
Data
Control
CLK
Gen.
A10
A11
A12
A13
A14
A15
A16
A17
A18
DQ
0
- DQ
7
E
W
G
Figure 1. UT9Q512E SRAM Block Diagram
1
LF357的单位增益带宽能达到多少
谁能告诉我LF357的单位增益带宽能达到多少? 非常感谢!...
小巷 模拟电子
张跃平教授:5G带起封装天线 (AiP) 技术风潮
在5G与后5G的移动世界里,封装天线(AiP)将会随处可见。它会如图1所示镶嵌在你的手机内,为你提供全新的、非一般的高品质用户体验;也会如图2所示安装在你驾驶的汽车上,为你的安全、平稳与顺 ......
ohahaha 无线连接
ds18b20和ds1820区别
小弟手头上只有ds1820的传感器 不知道这个传感器和ds18b20在写程序的时候有何区别?我用以前调好的ds18b20的程序用在ds1820上 显示不对...
melodyooo 单片机
【小梅哥SOPC学习笔记】切换NIOS II CPU的主内存后软件中需要注意的几点设置
切换NIOS II CPU的主内存后软件中需要注意的几点设置 有时候,我们可能面对这样一种情况: 1. 我们创建一个SOPC系统,并在QSYS中设置NIOS II的复位地址和异常地址都指向SRAM; 2. 我们创 ......
芯航线跑堂 FPGA/CPLD
AECQ运放成本问题
我身边最近发生这样一个事情,我们经常使用的四运放LM2904,LM2902由于技术很成熟,产量很大,价格相对较低。 在设计中由于是设计电压范围很大最高可达30V(主要防止12V供电的时候,Jump Start ......
yulzhu 模拟电子
28335产生三相pwm必须用到同步信号吗?
我始终是没弄懂同步信号应该是不同DSP的epwm协同工作的时候才需要的啊。同一片DSP的几个epwm用的都是同一个系统时钟。本来就应该是同步的啊,毕竟用的是同一个时钟,怎么在三相pwm的程序里还需 ......
jonny0811 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 319  55  2773  81  1954  12  35  45  36  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved