电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA589M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 589MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA589M000DGR概述

CMOS/TTL Output Clock Oscillator, 589MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA589M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率589 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
能不能告诉我几个@表示的是并行,还是串行呢
task shift_in; outputshift; begin @(posedge scl) shift = sda; @(posedge scl) shift = sda; @(posedge scl) shift = sda; @(posedge scl) s ......
zhuleu19821025 FPGA/CPLD
两个AP都最大化运行,怎么做可以让其在前后台来回切换运行,并且两个AP始终最大化运行!
两个AP都最大化运行,怎么做可以让其在前后台来回切换运行,并且两个AP始终最大化运行!...
fxh20008 嵌入式系统
申请LM3S8962开发板
好长时间没有来坛子了,因为没有时间。这次一来就有这么好的活动,一定要参加啊。...
lixiaohai8211 微控制器 MCU
80C51单片机串行输入的时候,何时开始接收数据?
是由SCON的RI和REN来控制的吗?当RI=0,REN=1时,开始有CLK信号,接收外部输入的串行数据?单片机是从何时开始真正的数据接收的?...
wyongyongge 嵌入式系统
利用 Bluetooth®5 实现快人一步的秘诀
随着Bluetooth®5的提速,您是否也想要抢占先机,快人一步?现在,工程师可以借助TI针对单模Bluetooth低功耗应用、首款通过全面认证的Bluetooth5协议栈轻松支持高速模式。 Bluetooth®5 ......
Jacktang 无线连接
有关延时电路的,标题长才吸引人!!!!!!
有人可以解释下这个电路中延时电路的工作原理吗?我希望这个电路在延时上能延时10秒,在元器件的选择上有什么建议吗?交流电是75V左右的铃流。 本帖最后由 sky880502 于 2010-4-26 09:09 编辑 ......
sky880502 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 885  2631  1609  1645  799  45  20  27  29  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved