电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28C256P-20

产品描述32KX8 EEPROM 5V, 200ns, PDIP28, 0.600 INCH, PLASTIC, DIP-28
产品类别存储    存储   
文件大小139KB,共14页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 全文预览

CAT28C256P-20概述

32KX8 EEPROM 5V, 200ns, PDIP28, 0.600 INCH, PLASTIC, DIP-28

CAT28C256P-20规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码DIP
包装说明DIP,
针数28
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间200 ns
其他特性AUTOMATIC WRITE; PAGE WRITE
JESD-30 代码R-PDIP-T28
JESD-609代码e0
长度36.703 mm
内存密度262144 bit
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量28
字数32768 words
字数代码32000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织32KX8
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
编程电压5 V
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
CAT28C256
256 kb Parallel EEPROM
Description
The CAT28C256 is a fast, low power, 5 V−only CMOS Parallel
EEPROM organized as 32K x 8−bits. It requires a simple interface for
in−system programming. On−chip address and data latches,
self−timed write cycle with auto−clear and V
CC
power up/down write
protection eliminate additional timing and protection hardware. DATA
Polling and Toggle status bits signal the start and end of the self−timed
write cycle. Additionally, the CAT28C256 features hardware and
software write protection.
The CAT28C256 is manufactured using ON Semiconductor’s
advanced CMOS floating gate technology. It is designed to endure
100,000 program/erase cycles and has a data retention of 100 years.
The device is available in JEDEC approved 28−pin DIP, 28−pin TSOP
or 32−pin PLCC packages.
Features
http://onsemi.com
TSOP−28
T13, H13 SUFFIX
CASE 318AE
Fast Read Access Times: 120/150 ns
Low Power CMOS Dissipation:
– Active: 25 mA Max.
– Standby: 150
mA
Max.
Simple Write Operation:
– On−chip Address and Data Latches
– Self−timed Write Cycle with Auto−clear
Fast Write Cycle Time:
5 ms Max.
CMOS and TTL Compatible I/O
Hardware and Software Write Protection
Automatic Page Write Operation:
1 to 64 Bytes in 5 ms
Page Load Timer
End of Write Detection:
Toggle Bit
DATA Polling
100,000 Program/Erase Cycles
100 Year Data Retention
Commercial, Industrial and Automotive Temperature Ranges
PDIP−28
P, L SUFFIX
CASE 646AE
PLCC−32
N, G SUFFIX
CASE 776AK
PIN FUNCTION
Pin Name
A
0
−A
14
I/O
0
−I/O
7
CE
OE
WE
V
CC
V
SS
NC
Function
Address Inputs
Data Inputs/Outputs
Chip Enable
Output Enable
Write Enable
5 V Supply
Ground
No Connect
ORDERING INFORMATION
See detailed ordering and shipping information in the package
dimensions section on page 14 of this data sheet.
©
Semiconductor Components Industries, LLC, 2009
December, 2009
Rev. 6
1
Publication Order Number:
CAT28C256/D
DSP_28335_SCI_FIFO收发实验
利用串口助手 SCIA口自收自发,串口助手发送12个字符,会触发一次接收中断,在中断服务函数中,将数据发回串口助手,自己改写的程序,亲测好用 图为实验结果截图 516073 下为实验代码 /** ......
fish001 DSP 与 ARM 处理器
求fpga驱动LCD1602的思路
最近一直在调这个液晶,初步算是可以显示字符了,我用的一段式状态机,初始化和字符显示都在一个状态机里边,现在的问题是,我要用它显示一行字符,我无法做到当数据有变化时才刷新液晶显示,现 ......
kobe1941 FPGA/CPLD
关于8962开发板TCP通讯试验
请问大家,我在ZLG的8962开发板TCP通讯试验,开发板作服务器。我完全按照ZLG的实验教程做的,但是我在PC机上输入//192.168.21.6时,总是打不开网页呢?有谁做过这个实验吗?是不是哪里还需要改 ......
ZHANGXUEJIE 微控制器 MCU
用单片机来测试---程序运行的时间
border=0 当需要知道程序的运行时间时,你们怎么做呢? 可以仿真,用示波器,或者不嫌麻烦的话可以去数指令,今天给大家介绍一种简单可行的方法。仿真我总是觉得不太准(可能只是个人 ......
一个小白 stm32/stm8
双向IO口仿真测试
初学FPGA,我是用原理图设计的,其中存在IO双向口。仿真时写测试程序中相关的如下: wire XDSP_DATA;//IO双向口 reg XDSP_DATA_IN;//输入口 reg link;//三态控制 assign XDSP_DATA = ......
xiaohesdu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 706  1525  1552  1546  2246  35  13  56  32  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved