电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HD74LV2GT125AUS

产品描述LV/LV-A/LVX/H SERIES, DUAL 1-BIT DRIVER, TRUE OUTPUT, PDSO8, SSOP-8
产品类别逻辑    逻辑   
文件大小86KB,共10页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 选型对比 全文预览

HD74LV2GT125AUS概述

LV/LV-A/LVX/H SERIES, DUAL 1-BIT DRIVER, TRUE OUTPUT, PDSO8, SSOP-8

HD74LV2GT125AUS规格参数

参数名称属性值
零件包装代码SOIC
包装说明VSSOP,
针数8
Reach Compliance Codecompliant
系列LV/LV-A/LVX/H
JESD-30 代码R-PDSO-G8
长度2.3 mm
逻辑集成电路类型BUS DRIVER
位数1
功能数量2
端口数量2
端子数量8
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码VSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE, SHRINK PITCH
传播延迟(tpd)8.5 ns
认证状态Not Qualified
座面最大高度0.9 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
宽度2 mm
Base Number Matches1

文档预览

下载PDF文档
HD74LV2GT125A
Dual Bus Buffer with 3–state Output
ADE-205-676 (Z)
Rev. 0
Mar. 2002
Description
The HD74LV2GT125A has dual bus buffer with 3–state output in a 8 pin package. Output is disabled
when the associated output enable (OE) input is high. To ensure the high impedance state during power up
or power down,
OE
should be connected to V
CC
through a pull-up resistor; the minimum value of the
resistor is determined by the current sinking capability of the driver. Low voltage and high speed operation
is suitable for the battery powered products (e.g., notebook computers), and the low power consumption
extends the battery life.
Features
The basic gate function is lined up as hitachi uni logic series.
Supplied on emboss taping for high speed automatic mounting.
TTL compatible input level.
Supply voltage range : 4.5 to 5.5 V
Operating temperature range : –40 to +85°C
All inputs V
IH
(Max.) = 5.5 V (@V
CC
= 0 V to 5.5 V)
All outputs V
O
(Max.) = 5.5 V (@V
CC
= 0 V, Output : Z)
Output current ±12 mA (@V
CC
= 4.5 V to 5.5 V)
All the logical input has hysteresis voltage for the slow transition.
Package type
Package type
SSOP-8 pin
Package code
TTP-8DB
Package suffix
US
Taping code
E (3,000 pcs / Reel)

HD74LV2GT125AUS相似产品对比

HD74LV2GT125AUS
描述 LV/LV-A/LVX/H SERIES, DUAL 1-BIT DRIVER, TRUE OUTPUT, PDSO8, SSOP-8
零件包装代码 SOIC
包装说明 VSSOP,
针数 8
Reach Compliance Code compliant
系列 LV/LV-A/LVX/H
JESD-30 代码 R-PDSO-G8
长度 2.3 mm
逻辑集成电路类型 BUS DRIVER
位数 1
功能数量 2
端口数量 2
端子数量 8
最高工作温度 85 °C
最低工作温度 -40 °C
输出特性 3-STATE
输出极性 TRUE
封装主体材料 PLASTIC/EPOXY
封装代码 VSSOP
封装形状 RECTANGULAR
封装形式 SMALL OUTLINE, VERY THIN PROFILE, SHRINK PITCH
传播延迟(tpd) 8.5 ns
认证状态 Not Qualified
座面最大高度 0.9 mm
最大供电电压 (Vsup) 5.5 V
最小供电电压 (Vsup) 4.5 V
标称供电电压 (Vsup) 5 V
表面贴装 YES
技术 CMOS
温度等级 INDUSTRIAL
端子形式 GULL WING
端子节距 0.5 mm
端子位置 DUAL
宽度 2 mm
Base Number Matches 1
有推荐的示波器么,价格万元以内的?
如题,求推。。。 ...
haixinghp stm32/stm8
为什么GPIO中有的Pin要设为Pull_Up/Pull_Down?
如题,其中有的pin为输入pin,有的pin为输出pin,但是为什么要设置一些pin的属性为pull up或者为pull down,pull up/pull down到底是干吗用的?根据什么来设的呢,聆听各位大虾的教诲!!...
bestden 嵌入式系统
2018,拒绝混日子!
本帖最后由 chenzhufly 于 2018-1-3 23:22 编辑 永远记住你是为你自己工作 无论你是在自己创业,还是在公司工作,都要记住,你不是在给别人打工,你是在为自己工作!多接几个项目,多画几张 ......
chenzhufly 聊聊、笑笑、闹闹
一起来学MODELSIM
有对学习MODELSIM感举的朋友,一起来学习吧,欢迎访问我的博客,共同学习,共同进步...
wenhuawu FPGA/CPLD
RT-Thread 1.0.3 正式版发布
RT-Thread 1.0.3 是 1.0.0 版本的 bug 修正版,仅在原来的基础上对已有的功能进行修正(新功能基本上没有)。 1.0.3 版本相对于 1.0.2 版本的更改: 1,lm4f232 分支更新 rtconfig.ph 2, ......
lgnq 嵌入式系统
关于CAN发送的问题
我在用CAN发送报文的时候,模式设置和初始化部分 我能确定都没有问题 但是报文发送时始终出现错误 我读取寄存器时,发现发送错误位检测为1. 问各位一个问题报文发送期间会发生总线错误有哪些原 ......
爱好汽车电子 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2729  901  2232  1756  1022  25  30  29  42  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved