电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA700M000BG

产品描述LVPECL Output Clock Oscillator, 700MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA700M000BG概述

LVPECL Output Clock Oscillator, 700MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA700M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率700 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于dm8168音频码率问题
各位好!我用的环境为DM8168+DVRRDK3.5.采集芯片用的是TVP5158.我想问一下此环境中支持的音频编码的码率是多少呢?计算音频码率应该考虑哪几方面的问题?...
zhuzi DSP 与 ARM 处理器
STM32IAR工程->KeilMDK转换详解
我在STM32的学习中发现,大部分的STM32示例程序都是基于IAR开发环境的,但我认为使用KeilMDK开发环境更加方便,可以利用RVMDK强大的外设仿真功能加速STM32的开发。下面我将详细说明怎样将 ......
johnny117 stm32/stm8
这里有用WINCE6.0的吗,想了解下 6.0版本是否稳定,成熟了?
如题,谢谢啊!...
smallriver 嵌入式系统
印度今年模拟电路市场将增长35% 达3亿美元
  天极网7月15日消息(羽人 编译)据外电报道,印度2005年的模拟电路市场规模达2.21亿美元,今年将猛增35%,达3亿美元,比业界先前的预期增长了50%以上。   印度半导体产业协会称,印度20 ......
fighting 模拟电子
串口通讯问题
帮我破解下 &H30 46 34 30 46 42 42 44 对应数据是 07—01—18 00:03:09 &H30 46 34 30 46 42 31 46 对应数据是 07—01—18 00:00:31 &H30 32 36 37 38 3 ......
ds_1018 嵌入式系统
模块组合
编了一个顶层的模块 将M0、M1、M2、M3、组合起来但是M2的输出端口write,和M1的Dout端口不见了请大神帮忙! 63915 module mpeg_2ts(TS_OUT,TS_IN,CLK,SYNC,RESET,DIN,CLK_W,EN); parameter ......
573481734 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1746  1547  1569  1201  650  40  55  47  20  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved