电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB467M000DG

产品描述CMOS/TTL Output Clock Oscillator, 467MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB467M000DG概述

CMOS/TTL Output Clock Oscillator, 467MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB467M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率467 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
梯形电阻网络快速计算
想做一个分档位的电阻衰减器,总共有3级,工作过程是这样的。 第一级直接输出衰减20dB,第一级串上第二级加起来输出衰减40dB,第一二三级串起来衰减60dB,苦于计算十分麻烦,用传统的网孔电流 ......
mylovedream 模拟电子
STM32F101xxIAP能下进去程序但程序不能运行的原因
在STM32F101XX的Flash中用先用内部引导程序写入IAP程序没有问题,再用IAP写入APP程序,程序能写入但却运行不了是什么原因? 同样的做法用在STM32103xx上就没有问题APP程序能下载进去也能运 ......
flg1986 stm32/stm8
嵌入式单板机玩 AI 推理
OPEN Al LAB,Arm中国,瑞芯微联合推出了 EAIDK-310 人工智能开发套件单板机,本文使用 EAIDK-310 单板机玩 AI 推理。 简介: EAIDK 全称 Embedded Artificial Intelligence Develop ......
Jacktang 微控制器 MCU
CMOS电路【ppt】
CMOS电路【ppt】...
ruopu PCB设计
到底什么是增益误差
到底什么是增益误差呢? 不要复制网上的解释,实在是看不懂。增益误差是不是就是 放大器超过放大倍数后益出,造成的误差呢?我的理解。如果知道的大虾请通俗点解释,越通俗越好。。。除了放大器 ......
qwe2012 模拟电子
如何在win7 安装tornado2.2 ?
能否请论坛中的前辈抽点时间写一篇关于在Win7 中安装tornado2.2 的文章啊?貌似在win7中无法顺利安装tornado2.2……这当如何是好?先行拜谢了!...
xuyuc 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 412  1784  2445  165  1810  24  20  33  58  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved