电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVX08_04

产品描述LV/LV-A/LVX/H SERIES, QUAD 2-INPUT AND GATE, PDSO14
产品类别半导体    逻辑   
文件大小152KB,共11页
制造商ST(意法半导体)
官网地址http://www.st.com/
下载文档 详细参数 选型对比 全文预览

74LVX08_04概述

LV/LV-A/LVX/H SERIES, QUAD 2-INPUT AND GATE, PDSO14

LV/LV-A/LVX/H系列, 四 2输入 与门, PDSO14

74LVX08_04规格参数

参数名称属性值
功能数量4
端子数量14
最大工作温度125 Cel
最小工作温度-55 Cel
最大供电/工作电压3.6 V
最小供电/工作电压2 V
额定供电电压2.7 V
加工封装描述SOP-14
无铅Yes
欧盟RoHS规范Yes
状态ACTIVE
工艺CMOS
包装形状RECTANGULAR
包装尺寸SMALL OUTLINE
表面贴装Yes
端子形式GULL WING
端子间距1.27 mm
端子涂层NICKEL PALLADIUM GOLD
端子位置DUAL
包装材料PLASTIC/EPOXY
温度等级MILITARY
系列LV/LV-A/LVX/H
逻辑IC类型AND
输入数2
传播延迟TPD18 ns

文档预览

下载PDF文档
74LVX08
LOW VOLTAGE CMOS QUAD 2-INPUT AND GATE
WITH 5V TOLERANT INPUTS
s
s
s
s
s
s
s
s
s
s
s
HIGH SPEED:
t
PD
= 4.8ns (TYP.) at V
CC
= 3.3V
5V TOLERANT INPUTS
INPUT VOLTAGE LEVEL:
V
IL
=0.8V, V
IH
=2V AT V
CC
=3V
LOW POWER DISSIPATION:
I
CC
= 2
µA
(MAX.) at T
A
=25°C
LOW NOISE:
V
OLP
= 0.3V (TYP.) at V
CC
= 3.3V
SYMMETRICAL OUTPUT IMPEDANCE:
|I
OH
| = I
OL
= 4mA (MIN)
BALANCED PROPAGATION DELAYS:
t
PLH
t
PHL
OPERATING VOLTAGE RANGE:
V
CC
(OPR) = 2V to 3.6V (1.2V Data Retention)
PIN AND FUNCTION COMPATIBLE WITH
74 SERIES 08
IMPROVED LATCH-UP IMMUNITY
POWER DOWN PROTECTION ON INPUTS
SOP
TSSOP
Table 1: Order Codes
PACKAGE
SOP
TSSOP
T&R
74LVX08MTR
74LVX08TTR
DESCRIPTION
The 74LVX08 is a low voltage CMOS QUAD
2-INPUT AND GATE fabricated with sub-micron
silicon gate and double-layer metal wiring C
2
MOS
technology. It is ideal for low power, battery
operated and low noise 3.3V applications.
The internal circuit is composed of 2 stages
including buffer output, which provides high noise
immunity and stable output.
Power down protection is provided on all inputs
and 0 to 7V can be accepted on inputs with no
regard to the supply voltage.
This device can be used to interface 5V to 3V
system. It combines high speed performance with
the true CMOS low power consumption. All inputs
and outputs are equipped with protection circuits
against static discharge, giving them 2KV ESD
immunity and transient excess voltage.
Figure 1: Pin Connection And IEC Logic Symbols
August 2004
Rev. 4
1/11

74LVX08_04相似产品对比

74LVX08_04 74LVX08
描述 LV/LV-A/LVX/H SERIES, QUAD 2-INPUT AND GATE, PDSO14 LV/LV-A/LVX/H SERIES, QUAD 2-INPUT AND GATE, PDSO14
功能数量 4 4
端子数量 14 14
最大工作温度 125 Cel 125 Cel
最小工作温度 -55 Cel -55 Cel
最大供电/工作电压 3.6 V 3.6 V
最小供电/工作电压 2 V 2 V
额定供电电压 2.7 V 2.7 V
加工封装描述 SOP-14 SOP-14
无铅 Yes Yes
欧盟RoHS规范 Yes Yes
状态 ACTIVE ACTIVE
工艺 CMOS CMOS
包装形状 RECTANGULAR RECTANGULAR
包装尺寸 SMALL OUTLINE SMALL OUTLINE
表面贴装 Yes Yes
端子形式 GULL WING GULL WING
端子间距 1.27 mm 1.27 mm
端子涂层 NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD
端子位置 DUAL DUAL
包装材料 PLASTIC/EPOXY PLASTIC/EPOXY
温度等级 MILITARY MILITARY
系列 LV/LV-A/LVX/H LV/LV-A/LVX/H
逻辑IC类型 AND AND
输入数 2 2
传播延迟TPD 18 ns 18 ns

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1707  2387  710  2760  1474  35  49  15  56  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved