电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVQ374MTR

产品描述OCTAL D-TYPE FLIP-FLOP WITH 3 STATE OUTPUTS NON INVERTING
产品类别逻辑    逻辑   
文件大小190KB,共13页
制造商ST(意法半导体)
官网地址http://www.st.com/
标准
下载文档 详细参数 选型对比 全文预览

74LVQ374MTR概述

OCTAL D-TYPE FLIP-FLOP WITH 3 STATE OUTPUTS NON INVERTING

74LVQ374MTR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称ST(意法半导体)
零件包装代码SOIC
包装说明SOP, SOP20,.4
针数20
Reach Compliance Codecompliant
系列LVQ
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度12.8 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大频率@ Nom-Sup80000000 Hz
最大I(ol)0.024 A
位数8
功能数量1
端口数量2
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
包装方法TAPE AND REEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3 V
Prop。Delay @ Nom-Sup12 ns
传播延迟(tpd)16 ns
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)2.7 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度7.5 mm
Base Number Matches1

文档预览

下载PDF文档
74LVQ374
OCTAL D-TYPE FLIP-FLOP
WITH 3 STATE OUTPUTS NON INVERTING
s
s
s
s
s
s
s
s
s
s
s
HIGH SPEED:
f
MAX
= 180 MHz (TYP.) at V
CC
= 3.3V
COMPATIBLE WITH TTL OUTPUTS
LOW POWER DISSIPATION:
I
CC
= 4µA (MAX.) at T
A
=25°C
LOW NOISE:
V
OLP
= 0.4V (TYP.) at V
CC
= 3.3V
75Ω TRANSMISSION LINE DRIVING
CAPABILITY
SYMMETRICAL OUTPUT IMPEDANCE:
|I
OH
| = I
OL
= 12 mA (MIN) at V
CC
= 3.0V
PCI BUS LEVELS GUARANTEED AT 24 mA
BALANCED PROPAGATION DELAYS:
t
PLH
t
PHL
OPERATING VOLTAGE RANGE:
V
CC
(OPR) = 2V to 3.6V (1.2V Data Retention)
PIN AND FUNCTION COMPATIBLE WITH
74 SERIES 374
IMPROVED LATCH-UP IMMUNITY
SOP
TSSOP
Table 1: Order Codes
PACKAGE
SOP
TSSOP
T&R
74LVQ374MTR
74LVQ374TTR
DESCRIPTION
74LVQ374 is a low voltage CMOS OCTAL
D-TYPE FLIP-FLOP with 3 STATE OUTPUTS
NON INVERTING fabricated with sub-micron
silicon gate and double-layer metal wiring C
2
MOS
technology. It is ideal for low power and low noise
3.3V applications.
These 8 bit D-Type Flip-Flops are controlled by a
clock input (CK) and an output enable input (OE).
On the positive transition of the clock, the Q
Figure 1: Pin Connection And IEC Logic Symbols
outputs will be set to the logic that were setup at
the D inputs.
While the (OE) input is low, the 8 outputs will be in
a normal logic state (high or low logic level) and
while high level the outputs will be in a high
impedance state.
The output control does not affect the internal
operation of flip-flops; that is, the old data can be
retained or the new data can be entered even
while the outputs are off.
All inputs and outputs are equipped with
protection circuits against static discharge, giving
them 2KV ESD immunity and transient excess
voltage.
July 2004
Rev. 5
1/13

74LVQ374MTR相似产品对比

74LVQ374MTR 74LVQ374 74LVQ374TTR
描述 OCTAL D-TYPE FLIP-FLOP WITH 3 STATE OUTPUTS NON INVERTING OCTAL D-TYPE FLIP-FLOP WITH 3 STATE OUTPUTS NON INVERTING OCTAL D-TYPE FLIP-FLOP WITH 3 STATE OUTPUTS NON INVERTING
是否Rohs认证 符合 - 符合
厂商名称 ST(意法半导体) - ST(意法半导体)
零件包装代码 SOIC - TSSOP
包装说明 SOP, SOP20,.4 - TSSOP-20
针数 20 - 20
Reach Compliance Code compliant - compli
系列 LVQ - LVQ
JESD-30 代码 R-PDSO-G20 - R-PDSO-G20
JESD-609代码 e4 - e4
长度 12.8 mm - 6.5 mm
负载电容(CL) 50 pF - 50 pF
逻辑集成电路类型 BUS DRIVER - BUS DRIVER
最大I(ol) 0.024 A - 0.024 A
位数 8 - 8
功能数量 1 - 1
端口数量 2 - 2
端子数量 20 - 20
最高工作温度 125 °C - 125 °C
最低工作温度 -55 °C - -55 °C
输出特性 3-STATE - 3-STATE
输出极性 TRUE - TRUE
封装主体材料 PLASTIC/EPOXY - PLASTIC/EPOXY
封装代码 SOP - TSSOP
封装等效代码 SOP20,.4 - TSSOP20,.25
封装形状 RECTANGULAR - RECTANGULAR
封装形式 SMALL OUTLINE - SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法 TAPE AND REEL - TAPE AND REEL
峰值回流温度(摄氏度) NOT SPECIFIED - NOT SPECIFIED
电源 3.3 V - 3.3 V
传播延迟(tpd) 16 ns - 16 ns
认证状态 Not Qualified - Not Qualified
座面最大高度 2.65 mm - 1.2 mm
最大供电电压 (Vsup) 6 V - 6 V
最小供电电压 (Vsup) 2 V - 2 V
标称供电电压 (Vsup) 2.7 V - 2.7 V
表面贴装 YES - YES
技术 CMOS - CMOS
温度等级 MILITARY - MILITARY
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) - NICKEL PALLADIUM GOLD
端子形式 GULL WING - GULL WING
端子节距 1.27 mm - 0.65 mm
端子位置 DUAL - DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED - NOT SPECIFIED
触发器类型 POSITIVE EDGE - POSITIVE EDGE
宽度 7.5 mm - 4.4 mm
Base Number Matches 1 - 1

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1700  1245  1699  1448  2389  35  26  30  49  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved