电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA828M000DGR

产品描述LVPECL Output Clock Oscillator, 828MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA828M000DGR概述

LVPECL Output Clock Oscillator, 828MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA828M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率828 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
节能路灯
节能通常有两种方式,要么就是寻找廉价、清洁的能源,要么就是采用能耗较少的产品。而这款节能路灯则将两种是思路整合到了一起。它采用风能驱动,并利用低能耗的LED发光,只需风速达到1.5米/秒 ......
ZYXWVU 创意市集
怎样让基于ARM9平台的嵌入式Linux实现软复位?
CPU:S3C2440 OS:Linux 问题:怎样让基于ARM9平台的嵌入式Linux实现软复位? static void arch_reset(char mode) { ... if (mode == 's') { cpu_reset(0); } ... ......
99012606 Linux开发
基于raw-os的多核架构设想
由于目前市场上绝大部分的rtos是基于单核架构的,对于多核架构的芯片大部分只能上linux。下面给出raw-os一种可能的方案能运行在多核的架构上。 设想是基于以下的,一个cpu跑raw-os, 另外的cp ......
jorya_txj 嵌入式系统
新一代Crucial英睿达P2测评,更新主控只为更稳定
英睿达近一年来在SSD产品上的布局颇有烈火烹油、鲜花着锦之感,不仅产品日益成熟,也走出了自己的路。之前我们评测过的英睿达P5 SSD,用的是美光自家主控,也算打破了美光只做颗粒,不做主控的& ......
okhxyyo 测评中心专版
编程获得cpu风扇转速
如何编程获得cpu的风扇的转速啊,请大家帮帮忙吧...
fsunboy 嵌入式系统
有人研究自抗扰控制器的么?能指导一下么
请问有大神研究“自抗扰算法”么 百度了一下 说是由PID演化而来的,菜鸟一枚,对实现原理不大懂,有大神愿意分析下么?谢谢...
swustlx86 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 164  2059  130  2635  1204  18  54  41  10  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved